串擾在電子產(chǎn)品的設(shè)計中普遍存在,通過以上的分析與仿真,了解了串擾的特性,總結(jié)出以下減少串擾的方法:
(1)在情況允許的情況下,盡量增大走線之間的距離,減小平行走線的長度,必要時采用jog方式走線。
(2)在確保信號時序的情況下,盡可能地選擇上升沿和下降沿速度更慢的器件,使電場和磁場變化的速度變慢,從而降低串擾。
(3)在設(shè)計走線時,應(yīng)該盡量使導體靠近地平面或電源平面。這樣可以使信號路徑與地平面緊密的耦合,減少對相鄰信號線的干擾。
(4)在布線空間允許的條件下,在串擾較嚴重的兩條信號線之間插入一條地線,可以減小兩條信號線間的耦合,進而減小串擾。
串擾是信號完整性中的重要內(nèi)容,影響系統(tǒng)的時序、降低噪聲容限,導致系統(tǒng)無法正常的工作。
介紹了高速電路中串擾產(chǎn)生的機理,并通過仿真對串擾進行分析,得出串擾的大小與影響串擾相關(guān)因素的關(guān)系,在此基礎(chǔ)上提出了一些減小串擾的方法,對于在高速高密度的電路設(shè)計中解決串擾問題有一定的指導意義。
-
電子產(chǎn)品
+關(guān)注
關(guān)注
6文章
1214瀏覽量
59241 -
串擾
+關(guān)注
關(guān)注
4文章
189瀏覽量
27375
原文標題:IPC 往屆PCB設(shè)計冠、亞、季軍作品欣賞
文章出處:【微信號:eda365wx,微信公眾號:EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
解決串擾的設(shè)計方法
高速數(shù)字電路設(shè)計串擾問題產(chǎn)生的機理原因


評論