女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于同步復位與異步復位的仿真詳解

FPGA技術驛站 ? 來源:Lauren的FPGA ? 作者:Lauren的FPGA ? 2021-04-09 11:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA設計中,我們遵循的原則之一是同步電路,即所有電路是在同一時鐘下同步地處理數據。這個概念可進一步展開,即不局限于同一時鐘,只要時鐘之間是同步關系(兩者之間有明確的相位延遲,例如同一個MMCM生成的時鐘),這是因為目前的芯片規模越來越大,設計越來越復雜,往往需要多個時鐘同時運算。

通常,我們說某個信號與指定時鐘同步,意味著這個信號是由該時鐘驅動的邏輯生成的,或者這個信號只有在時鐘有效沿(一般是上升沿有效)下才會被觸發。以復位信號為例,就有同步復位和異步復位之分。我們從HDL代碼角度看一下二者的區別。如下圖所示代碼,描述的是同步復位觸發器,左側為VHDL-2008版本的描述方式,右側為System Verilog版本的描述方式??梢钥吹矫舾凶兞苛斜恚ㄗ髠鹊?5行,右側第8行)中只有時鐘clk,因此,進程中的狀態變化就依賴于時鐘的變化即時鐘有效沿。

853274ae-986d-11eb-8b86-12bb97331649.png

我們再看看異步復位是如何描述的,如下圖所示。左側是VHDL-2008版本,右側是System Verilog版本??梢钥吹剑藭r敏感變量列表中除了時鐘clk之外還有復位信號rst。在VHDL版本中,可以明確地看到復位信號位于if條件分支,而時鐘有效沿位于elsif分支,優先級低于復位信號。因此,這里只要復位有效,無論時鐘沿是否有效都會觸發操作。

853cf26c-986d-11eb-8b86-12bb97331649.png

進一步,我們從仿真角度看看這兩者的區別。同步復位觸發器的仿真結果如下圖所示。可以看到復位信號只有在時鐘有效沿下才起作用。圖中第二個復位脈沖并沒有被時鐘有效沿采到,故不會導致觸發器復位。

8554e4c6-986d-11eb-8b86-12bb97331649.png

異步復位觸發器仿真結果如下圖所示。可以看到第二個復位脈沖盡管沒有在時鐘有效沿下,但仍促使觸發器復位。這正是異步的原理。

85698eda-986d-11eb-8b86-12bb97331649.png

對比兩個仿真結果,我們可以看到同步復位的一個明顯的好處就是利用了時鐘的過濾功能,去除了復位信號上的毛刺,而異步復位下,如果復位信號有毛刺就會導致觸發器誤操作,這在狀態機電路中尤為嚴重,很有可能導致狀態機進入無效狀態。
編輯:lyn

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 仿真
    +關注

    關注

    52

    文章

    4252

    瀏覽量

    135498
  • 同步復位
    +關注

    關注

    0

    文章

    27

    瀏覽量

    10858
  • 異步復位
    +關注

    關注

    0

    文章

    47

    瀏覽量

    13487

原文標題:同步復位與異步復位

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術驛站】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    LM3724系列 低功率電壓監控和復位IC,帶手動復位功能數據手冊

    LM3722/LM3723/LM3724 微處理器監控電路可監控電源 在微處理器和數字系統中。它們在上電期間為微處理器提供復位, 掉電、掉電條件和手動復位。 LM3722/LM3723
    的頭像 發表于 04-12 11:11 ?339次閱讀
    LM3724系列 低功率電壓監控和<b class='flag-5'>復位</b>IC,帶手動<b class='flag-5'>復位</b>功能數據手冊

    復位電路的作用、控制方式和類型

    復位電路也是數字邏輯設計中常用的電路,不管是 FPGA 還是 ASIC 設計,都會涉及到復位,一般 FPGA或者 ASIC 的復位需要我們自己設計復位方案。
    的頭像 發表于 03-12 13:54 ?2127次閱讀
    <b class='flag-5'>復位</b>電路的作用、控制方式和類型

    FPGA復位的8種技巧

    其它輸入引腳類似,對 FPGA 來說往往是異步的。設計人員可以使用這個信號在 FPGA 內部對自己的設計進行異步或者同步復位。 不過在一些提示和技巧的幫助下,設計人員可以找到更加合適的
    的頭像 發表于 11-16 10:18 ?1090次閱讀
    FPGA<b class='flag-5'>復位</b>的8種技巧

    復位電路的設計問題

    前言 最近看advanced fpga 以及fpga設計實戰演練中有講到復位電路的設計,才知道復位電路有這么多的門道,而不是簡單的外界信號輸入系統復位。 流程: 1.同步
    的頭像 發表于 11-15 11:13 ?504次閱讀
    <b class='flag-5'>復位</b>電路的設計問題

    復位電路的三種方式 復位電路的原理和作用

    復位電路是一種電子電路,用于將微控制器或其他電子設備重置到其初始狀態。這種電路通常在設備啟動時或在需要清除當前狀態以避免錯誤時使用。 1. 上電復位(Power-On Reset, POR
    的頭像 發表于 10-21 10:28 ?4813次閱讀

    復位電路的電容多大的 復位電路設計類型有哪幾種

    復位電路是電子系統中的一個關鍵部分,它確保系統在啟動或發生故障時能夠正確地初始化。復位電路的設計取決于多種因素,包括系統的復雜性、所需的復位時間、以及是否需要上電復位(Power-On
    的頭像 發表于 10-21 10:24 ?968次閱讀

    復位電路靜電整改案例分享(一)——交換機復位電路

    ? ?復位電路靜電整改案例分享(一)——交換機復位電路 一、摘要 復位電路可確保電路在啟動時處于可控的狀態,避免上電造成的未知問題。復位電路通常由一個
    的頭像 發表于 10-19 14:56 ?896次閱讀
    <b class='flag-5'>復位</b>電路靜電整改案例分享(一)——交換機<b class='flag-5'>復位</b>電路

    復位電路介紹 復位電路的原理及作用

    復位電路(Reset Circuit)是現代電子設備中常見的一種關鍵電路,它用于確保在正確的時間和條件下將系統恢復到初始狀態。復位電路的設計和應用對于保障電子系統的穩定性和可靠性至關重要。 一、復位
    的頭像 發表于 10-18 16:44 ?7233次閱讀

    單片機異常復位的原因

    單片機異常復位是指單片機在正常工作過程中,非預期地返回到初始狀態或重啟。這種異常復位現象可能由多種因素引起,以下是對單片機異常復位原因的詳細分析:
    的頭像 發表于 10-17 17:56 ?2946次閱讀

    滑落復位中繼器的作用是什么

    滑落復位中繼器(注意:這里“滑落復位”可能是一個非標準或特定語境下的描述,通常我們討論的是中繼器及其復位功能,但直接名為“滑落復位中繼器”的設備可能較為罕見。 一、中繼器的基本作用 擴
    的頭像 發表于 09-05 09:54 ?608次閱讀

    DSP復位地址不在0x20b00000導致仿真時初始化失敗

    在對dsp仿真時,點擊systeam reset后,復位地址不在0x20b00000,出現這種現象后,使用XDS560仿真仿真程序的初始化就會出問題,初始化失敗,使用XDS100的
    發表于 08-12 09:56

    51單片機復位電路電容怎么放電

    在51單片機的復位電路中,電容的放電過程是實現復位功能的關鍵環節之一。以下是關于51單片機復位電路中電容放電的介紹: 放電過程 電容充電狀態 :在單片機正常工作期間,
    的頭像 發表于 08-06 10:52 ?1251次閱讀

    STM32復位電路用復位芯片和阻容復位電路區別

    STM32是一款廣泛使用的微控制器,其復位電路設計對于系統的穩定性和可靠性至關重要。本文將詳細介紹STM32復位電路中使用復位芯片和阻容復位電路的區別,以及各自的優缺點和應用場景。 引
    的頭像 發表于 08-06 10:26 ?2821次閱讀

    雙管正激勵磁復位電路的作用

    雙管正激勵磁復位電路是一種廣泛應用于電子設備中的電路,它具有多種功能和優點。 一、雙管正激勵磁復位電路的作用 雙管正激勵磁復位電路是一種特殊的電路,它具有以下主要作用: 提供穩定的電源:雙管正激勵磁
    的頭像 發表于 08-02 15:41 ?995次閱讀

    FPGA同步復位異步復位

    FPGA(Field-Programmable Gate Array,現場可編程門陣列)中的復位操作是設計過程中不可或缺的一環,它負責將電路恢復到初始狀態,以確保系統的正確啟動和穩定運行。在FPGA設計中,復位方式主要分為同步
    的頭像 發表于 07-17 11:12 ?2538次閱讀
    主站蜘蛛池模板: 宁强县| 富锦市| 米林县| 疏勒县| 靖远县| 教育| 靖远县| 临西县| 淮阳县| 泽州县| 八宿县| 常德市| 鲁甸县| 邢台县| 凭祥市| 成都市| 四川省| 寿宁县| 都安| 竹山县| 吉木萨尔县| 太和县| 仪征市| 体育| 张家川| 崇仁县| 丹棱县| 昌图县| 仁化县| 霍城县| 溧阳市| 嘉荫县| 长海县| 通化市| 泰顺县| 房产| 弥渡县| 永春县| 武城县| 平江县| 济南市|