女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

怎么在Vitis中設定Kernel的頻率?

FPGA之家 ? 來源:FPGA開發圈 ? 作者:FPGA開發圈 ? 2021-06-12 14:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在Vitis 統一軟件平臺中使用Alveo系列開發板設計加速Kernel時,系統會自動為Kernel的時鐘設置默認頻率。

以 xilinx_u200_qdma_201910_1 平臺為例,在Vitis中選擇平臺時可以看到默認的時鐘頻率是300Mhz和500Mhz.

在Vitis Application Acceleration Development Flow 中我們看到 --kernel_frequency 選項可以用于覆蓋默認的 Kernel 頻率

(https://www.xilinx.com/html_docs/xilinx2020_2/vitis_doc/buildtargets1.html#ldh1504034328524)

那么 --kernel_frequency設置在Compile階段或者Link階段有什么區別呢?

我們以經典 Example design“Vector Addition” 為例探索一下:

1. 打開Vitis 2020.2,創建新的 Application Project

File -》 New -》 Application project

2. 選擇 xilinx_u200_qdma_201910_1 平臺

3. 選擇打開 Example Design “Vector Addition”

4.對 Hardware Flow 在Compile階段設置“kernel_frequency” 為200MHz,然后編譯工程

注意:默認的Kernel頻率只允許改小,不允許改大。

在log看到執行的命令是:

v++ --target hw --compile --kernel_frequency 200 …

5. Compile Kernel 完成后可以在Compile Summary中看到“--kernel_frequency 200“ 已經設置成功。

在Kernel Estimate報告中,可以看到,Target Clock已經按要求設置成200Mhz. 說明 Vitis_HLS是按照200Mhz的要求來綜合Kernel的代碼的。

在Link Summary中可以看到,在把Kernel合入平臺后的Implementation中,目標時鐘還是平臺默認的300Mhz,而不是在Compile 階段設置的200Mhz.

同時我們也可以翻看Implemented Design的時序報告(Timing Summary)查看Kernel實際的時鐘要求:

clk_out1_pfm_top_clkwiz_kernel_0_1 {0.000 1.667} 3.333 300.000

6. 在Link階段加上“--kernel_frequency 100” 選項

在log看到執行的命令是:

v++ --target hw --link -R2 --kernel_frequency 100 …

7. 完成Hardware Build之后,查看Summary,可以看到這時100Mhz Kernel 頻率的設置在整個Vitis Platform Link生效, 覆蓋默認的300Mhz

和之前一樣翻看Implemented Design的時序報告(Timing Summary)查看Kernel實際的時鐘要求,kernel的目標頻率已經被正確修改了。

clk_out1_pfm_top_clkwiz_kernel_0_1 {0.000 5.000} 10.000 100.000

總結:

選項“--kernel_frequency“ 加在Compile階段,影響的是對Kernel做高級綜合的Vitis_HLS的目標頻率,不影響Kernel合入平臺后的Implementation的目標頻率;

選項“--kernel_frequency” 加在Link階段, 不會影響對Kernel做高級綜合的Vitis_HLS的默認目標時鐘頻率,但是可以設置Kernel合入平臺后的Implementation的目標頻率

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Xilinx
    +關注

    關注

    73

    文章

    2184

    瀏覽量

    124743
  • Link
    +關注

    關注

    0

    文章

    103

    瀏覽量

    27503
  • 代碼
    +關注

    關注

    30

    文章

    4892

    瀏覽量

    70423

原文標題:開發者分享 | 如何在Vitis中設定Kernel 的頻率

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    低功耗藍牙產品開發的過程,會涉及到一些參數的選擇和設定,這些參數是什么意思,該如何設定呢?(藍牙廣播)

    低功耗藍牙產品開發的過程,會涉及到一些參數的選擇和設定,這些參數是什么意思,該如何設定呢?在此介紹一些: 藍牙的廣播類型(Advertising Type) 可連接廣播(ADV_I
    發表于 06-25 18:25

    全新AMD Vitis統一軟件平臺2025.1版本發布

    全新 AMD Vitis 統一軟件平臺 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應用提供了改進后的設計環境。
    的頭像 發表于 06-24 11:44 ?259次閱讀

    STM32IDE如何設定代碼到ITCM運行?

    摸索到了如何將變量定義到某個地址,但是不清楚如何讓代碼指定RAM運行。按照設定變量的方式設定代碼,程序直接進入了異常中斷{:16:}。
    發表于 06-24 06:45

    使用AMD Vitis Unified IDE創建HLS組件

    這篇文章開發者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統 IDE) 的基礎上撰寫,但使用的是 AMD Vitis Unifie
    的頭像 發表于 06-20 10:06 ?837次閱讀
    使用AMD <b class='flag-5'>Vitis</b> Unified IDE創建HLS組件

    如何使用AMD Vitis HLS創建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創建一個 HLS IP,通過 AXI4 接口從存儲器讀取數據、執行簡單的數學運算,然后將數據寫回存儲器。接著會在 AMD Vivado Design Suite 設計中使用此 HLS IP,并使用嵌入式 Vitis
    的頭像 發表于 06-13 09:50 ?503次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b> HLS創建HLS IP

    DLP Composer(TM) 工具,如何修改Actuator的信源頻率?

    DLP Composer(TM) 工具,如何修改Actuator的信源頻率
    發表于 02-24 06:49

    DLP660TE在生成4k畫面時,抖動頻率是否可以自行設定

    我想咨詢一下DLP660TE在生成4k畫面時,抖動頻率是否可以自行設定,抖動的兩幅圖是否可以客戶指定?
    發表于 02-17 07:20

    為什么要設定電機的服務系數?

    ? ? ? 電機作為現代工業與生活不可或缺的動力裝置,其性能的穩定性和可靠性直接關系到整個系統的運行效率與安全。眾多電機參數,服務系數是一個尤為重要的概念,它不僅是衡量電機連續負載工作能力的一
    的頭像 發表于 01-22 07:35 ?620次閱讀

    使用AMD Vitis進行嵌入式設計開發用戶指南

    由于篇幅有限,本文僅選取部分內容進行分享。 Vitis 簡介 AMD Vitis 工具套件包含多種設計技術,用于開發以 AMD 器件(例如,AMD Versal 自適應 SoC 器件、AMD
    的頭像 發表于 01-08 09:33 ?1369次閱讀
    使用AMD <b class='flag-5'>Vitis</b>進行嵌入式設計開發用戶指南

    全新AMD Vitis統一軟件平臺2024.2版本發布

    全新 AMD Vitis 統一軟件平臺 2024.2 版本已于近期推出。
    的頭像 發表于 12-11 15:06 ?1007次閱讀

    AMD Vitis Unified Software Platform 2024.2發布

    近日,全新 AMD Vitis Unified Software Platform 2024.2 版本推出。
    的頭像 發表于 11-27 15:47 ?704次閱讀

    ADC3683EVMXILINX FPGA開發板上,ADC35XX GUI設定不同Test Pattern值,ADC反饋的DCLK頻率是動態變化的?

    ADC3683EVM XILINX FPGA 開發板上,ADC35XX GUI設定不同Test Pattern值,ADC反饋的DCLK頻率是動態變化的?請老師指導下怎么調試。 如
    發表于 11-15 08:25

    TAS5805的PWM頻率工作768K,如果設定到384K,功耗會降低嗎?能否這樣進行調整?

    為了降低整體功耗,需要對TAS5805的功耗進行降低. 1、目前TAS5805的PWM頻率工作768K(消耗電流:33mA),如果設定到384K,功耗會降低嗎?能否這樣進行調整? 2、TAS5805 PWM模式(BD/SP
    發表于 10-11 06:08

    不同頻率源如何給定頻率

    字減小鍵(∨或▽)進行頻率的數字量給定或調整。 適用場景 :適用于需要手動調整頻率的場合,如調試或小規模生產。 二、預置給定 方式說明 :通過程序預置的方法設定給定頻率。起動時,按運行
    的頭像 發表于 09-25 17:26 ?1152次閱讀

    請問變頻器的啟動頻率設定多大合適?

    變頻器的啟動頻率設定多大合適?
    發表于 07-26 06:38
    主站蜘蛛池模板: 江安县| 金山区| 公主岭市| 辽阳县| 佛山市| 卫辉市| 鄂托克旗| 华阴市| 辉县市| 万源市| 弥渡县| 石楼县| 安阳县| 镇远县| 栾城县| 漠河县| 鱼台县| 班玛县| 永善县| 曲沃县| 绥芬河市| 高要市| 惠水县| 库尔勒市| 上饶市| 卢氏县| 广水市| 怀化市| 佛山市| 汝州市| 京山县| 封丘县| 阜南县| 奉化市| 金山区| 化隆| 三都| 平凉市| 岚皋县| 麻江县| 东明县|