女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog進行組合邏輯設(shè)計時的注意事項

FPGA之家 ? 來源:博客園IC_learner ? 作者:博客園IC_learner ? 2022-03-15 10:40 ? 次閱讀

一、邏輯設(shè)計

(1)組合邏輯設(shè)計

下面是一些用Verilog進行組合邏輯設(shè)計時的一些注意事項:

①組合邏輯可以得到兩種常用的RTL 級描述方式。第一種是always 模塊的觸發(fā)事件為電平敏感信號列表;第二種就是用assign 關(guān)鍵字描述的數(shù)據(jù)流賦值語句。

②always 模塊的敏感表為電平敏感信號的電路可幾乎可以完成對所有組合邏輯電路的建模。always模塊的敏感列表為所有判斷條件信號和輸入信號,但一定要注意敏感列表的完整性(注意通配符*的使用)。

由于賦值語句有阻塞賦值和非阻塞賦值兩類,建議讀者使用阻塞賦值語句“=”,原因?qū)⒃凇白枞x值和非阻塞賦值”中(現(xiàn)在還沒有寫)進行說明。

always 模塊中的信號必須定義為reg 型,不過最終的實現(xiàn)結(jié)果中并沒有寄存器。這是由于在組合邏輯電路描述中,將信號定義為reg 型,只是為了滿足語法要求。

③assign 語句的描述,利用條件符“?”可以描述一些相對簡單的組合邏輯電路,左邊的賦值信號只能被定義為wire 型。當組合邏輯比較復(fù)雜時,需要很多條語句assign 語句或者多重嵌套“?”,使得代碼可讀性極差,因此此時推薦always組合邏輯建模方式。

④設(shè)計時要注意不要出現(xiàn)組合邏輯環(huán)路:

Verilog進行組合邏輯設(shè)計時的注意事項

不要在組合邏輯中引入環(huán)路,在組合邏輯中引入環(huán)路會導(dǎo)致電路產(chǎn)生振蕩、毛刺以及沖突等問題,從而降低設(shè)計的穩(wěn)定性和可靠性,此外,環(huán)回邏輯的延時完全依靠組合邏輯門延遲和布線延遲。一旦這些傳播時延有所變化,則環(huán)路的整體邏輯將徹底失效。其次,環(huán)路的時序分析是個死循環(huán)過程。目前的EDA 開發(fā)工具為了計算環(huán)路的時序邏輯都會主動割斷時序路徑,引入許多不確定的因素。因此要徹底避免環(huán)路。

(2)時序邏輯設(shè)計

①時序電路的行為決定了其只能通過always 塊語句實現(xiàn),通過關(guān)鍵詞“posedge”和“negedge”來捕獲時鐘信號的上升沿和下降沿。在always 語句塊中可以使用任何可綜合的標志符。

②在描述時序電路的always 塊中的reg 型信號都會被綜合成寄存器,這是和組合邏輯電路所不同的。

③時序邏輯中推薦使用非阻塞賦值“<=”,原因?qū)⒑竺嬖敿氄f明。

④時序邏輯的敏感信號列表只需要加入所用的時鐘觸發(fā)沿即可,其余所有的輸入和條件判斷信號都不用加入,這是因為時序邏輯是通過時鐘信號的跳變沿來控制的。

二、鎖存器

鎖存器是個“奇葩”的器件,在FPGA邏輯設(shè)計中很避諱;在ASIC設(shè)計中,以前很喜歡(因為面積小),現(xiàn)在不是很喜歡了。在這里就記錄一下關(guān)于鎖存器的一些事項吧。

(1)鎖存器的概述

①最常見最基本的鎖存器是SR鎖存器,然后常見常用的鎖存器是D鎖存器。在數(shù)字電路里面,SR鎖存器是最簡單的時序單元,它由一對交叉耦合的或非門構(gòu)成。主要功能就是通過輸入的S、R端分別控制Q進行置位(set)和復(fù)位(reset)。SR鎖存器可以具有鎖存數(shù)據(jù)的功能。雖然SR鎖存器可以鎖存數(shù)據(jù),電路結(jié)構(gòu)也簡單,但是有一個毛病就是S和R同時有效時,輸出錯誤,使用不夠方便;還有一個問題就是某個時候存某個數(shù)據(jù)分不開,相當于時間和內(nèi)容不夠清晰。因此就有了D鎖存器,D鎖存的功能是在時鐘高/低電平的時候通過數(shù)據(jù),在時鐘低/高電平的時候鎖存數(shù)據(jù)。D鎖存器可以分為前級門電路(兩個與門和一個非門)和后級SR鎖存器組成。

②鎖存器是一種對脈沖電平敏感的存儲單元電路,可以在特定輸入脈沖電平作用下改變狀態(tài),其本身也是一類常用的邏輯單元,有著特定的需求。

③鎖存器在數(shù)據(jù)未鎖存時,輸出端的信號隨輸入信號變化,就像信號通過一個緩沖器一樣,一旦鎖存信號有效,則數(shù)據(jù)被鎖住,輸入信號不起作用。因此,鎖存器也被稱為透明鎖存器,指的是不鎖存時輸出對于輸入是透明的。

④鎖存器和寄存器都是數(shù)字電路的基本存儲單元,但鎖存器是電平觸發(fā)的存儲器,觸發(fā)器是邊沿觸發(fā)的存儲器。

本質(zhì)上,鎖存器和D 觸發(fā)器的邏輯功能是基本相同的,都可存儲數(shù)據(jù),且鎖存器所需的門邏輯更少,具備更高的集成度。

⑤鎖存器具備下列三個缺點:

·對毛刺敏感,不能異步復(fù)位,因此在上電后處于不確定的狀態(tài)。

·鎖存器會使靜態(tài)時序分析變得非常復(fù)雜,不具備可重用性。

·在FPGA/CPLD芯片中,基本的單元是由查找表和觸發(fā)器組成的,若生成鎖存器反而需要更多的資源。

(2)鎖存器的產(chǎn)生

①鎖存器產(chǎn)生于組合邏輯的設(shè)計中,在基于always的組合邏輯描述語句中,可能產(chǎn)生鎖存器的情況具體可分為兩種:其一是在if 語句中,另一種是在case 語句中。

②在always 塊中使用if 語句,但缺乏else 分支而造成鎖存器。

③在always 塊中使用case 語句,由于缺乏default 分支而造成鎖存器。

④如果用到if 語句,最好有else 分支;如果用到case 語句,最好有default 語句。即使需要鎖存器,也通過else 分支或default 分支來顯式說明。

(3)鎖存器的應(yīng)用

①在總線應(yīng)用上,鎖存器能提高驅(qū)動能力、隔離前后級。

②地址鎖存器、數(shù)據(jù)鎖存器、復(fù)位信號鎖存器;門控時鐘鐘的應(yīng)用等等。

三、設(shè)計思維

這個設(shè)計思維本來屬于設(shè)計技巧里面的,放在這里說明,是為了告訴自己,在進行電路描述的時候, 是基于這些準則的,在設(shè)計時能夠根據(jù)這些基本準則進行優(yōu)化電路。下面是常見的設(shè)計思維,主要是基于FPGA的,關(guān)于ASIC其他設(shè)計技巧或者設(shè)計思維,我記錄在了“技巧”篇。

(1)速度面積互換準則

①速度與面積是設(shè)計時常考慮的的一個問題,因此在設(shè)計的時候要考慮怎么在這二者之間的權(quán)衡。當然,現(xiàn)在功耗也與速度、面積成為需要考慮的重大因素之一。

②面積和速度互換的具體操作很多,比如模塊復(fù)用、乒乓操作、串并轉(zhuǎn)換以及流水線操作等。在設(shè)計技巧策略和技巧那一章節(jié)中將會進行敘述。

③串并轉(zhuǎn)換乘法器:假設(shè)數(shù)據(jù)速率是乘法器模塊處理速度的3 倍,那么由于乘法器模塊的數(shù)據(jù)吞吐量滿足不了要求,在這種情況下,就利用面積換速度的思想,復(fù)制3 個乘法器模塊。首先將輸入數(shù)據(jù)進行串并轉(zhuǎn)換,然后利用這3 個模塊并行處理所分配到的數(shù)據(jù),最后將處理結(jié)果并串轉(zhuǎn)換,達到數(shù)據(jù)速率的要求。

如下圖所示:

Verilog進行組合邏輯設(shè)計時的注意事項

(2)FPGA中的設(shè)計思維

①信號反相的處理策略

在處理反相信號時,設(shè)計時應(yīng)盡可能地遵從分散反相原則。即應(yīng)使用多個反相器分別反相,每個反相器驅(qū)動一個負載,這個原則無論對時鐘信號還是對其它信號都是適用的。

因為在FPGA設(shè)計中,反相是被吸收到CLB或IOB中的,使用多個反相器并不占用更多的資源,而使用一個反相器將信號反相后驅(qū)動多個負載卻往往會多占資源,而且延遲也增加了。

②首先,如果輸入信號需要反相,則應(yīng)盡可能地調(diào)用輸入帶反相功能的符號,而不是用分離的反相器對輸入信號進行反相。

因為在使用自帶反相功能的器件中,由于函數(shù)發(fā)生器用查表方式實現(xiàn)邏輯,反相操作是不占資源的,也沒有額外延遲;而分開使用不同邏輯使用反相操作實現(xiàn),從而消耗額外的資源,增加額外的延遲。

③其次,如果一個信號反相后驅(qū)動了多個負載,則應(yīng)將反相功能分散到各個負載中實現(xiàn),而不能采用傳統(tǒng)TTL電路設(shè)計,采用集中反相驅(qū)動多個負載來減少所用的器件的數(shù)量。

因為在FPGA設(shè)計中,集中反相驅(qū)動多個負載往往會多占一個邏輯塊或半個邏輯塊,而且延遲也增加了。分散信號的反相往往可以與其它邏輯在同一單元內(nèi)完成而不消耗額外的邏輯資源。

原文標題:VerilogHDL 可綜合設(shè)計的注意事項

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6023

    瀏覽量

    174673
  • Verilog
    +關(guān)注

    關(guān)注

    29

    文章

    1366

    瀏覽量

    112000
  • 邏輯設(shè)計
    +關(guān)注

    關(guān)注

    1

    文章

    41

    瀏覽量

    11776

原文標題:VerilogHDL 可綜合設(shè)計的注意事項

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    FPGA設(shè)計案例之VerilogHDL可綜合設(shè)計

    一、邏輯設(shè)計 (1)組合邏輯設(shè)計 下面是一些用Verilog進行組合
    的頭像 發(fā)表于 11-23 13:05 ?3677次閱讀
    FPGA設(shè)計案例之VerilogHDL可綜合設(shè)計

    Verilog的打印系統(tǒng)函數(shù)有哪幾類? 在使用Verilog時有哪些注意事項

    Verilog的打印系統(tǒng)函數(shù)有哪幾類?在使用Verilog時有哪些注意事項
    發(fā)表于 04-30 06:30

    FPGA在邏輯設(shè)計中有哪些注意事項

    請教各位,F(xiàn)PGA在邏輯設(shè)計中有哪些注意事項
    發(fā)表于 05-07 07:21

    使用Python MyHDL有哪些注意事項

    如何用Python寫Verilog?使用Python MyHDL有哪些注意事項
    發(fā)表于 06-23 14:10

    在FPGA中何時用組合邏輯或時序邏輯

    FPGA的最小單元往往是由LUT(等效為組合邏輯)和觸發(fā)器構(gòu)成。 在進行FPGA設(shè)計時,應(yīng)該采用組合邏輯
    發(fā)表于 03-06 16:31

    VerilogHDL 可綜合設(shè)計的注意事項

    一、邏輯設(shè)計 (1)組合邏輯設(shè)計 下面是一些用Verilog進行組合
    發(fā)表于 06-02 14:20

    FPGA設(shè)計的注意事項

    FPGA設(shè)計的注意事項 不管你是一名邏輯設(shè)計師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使
    發(fā)表于 04-10 08:34 ?988次閱讀

    組合邏輯設(shè)計實例_國外

    組合邏輯設(shè)計實例_國外:
    發(fā)表于 12-16 15:08 ?24次下載
    <b class='flag-5'>組合</b><b class='flag-5'>邏輯設(shè)計</b>實例_國外

    Verilog HDL語言組合邏輯設(shè)計方法以及QuartusII軟件的一些高級技巧

    本文檔的主要內(nèi)容詳細介紹的是Verilog HDL語言組合邏輯設(shè)計方法以及QuartusII軟件的一些高級技巧。
    發(fā)表于 07-03 17:36 ?20次下載
    <b class='flag-5'>Verilog</b> HDL語言<b class='flag-5'>組合</b><b class='flag-5'>邏輯設(shè)計</b>方法以及QuartusII軟件的一些高級技巧

    組合邏輯設(shè)計進行程序設(shè)計的步驟

    組合邏輯設(shè)計法適合于設(shè)計開關(guān)量控制程序,它是對控制任務(wù)進行邏輯分析和綜合,將元件的通、斷電狀態(tài)視為以觸點通、斷狀態(tài)為邏輯變量的
    發(fā)表于 05-22 08:49 ?4458次閱讀

    Verilog進行組合邏輯設(shè)計時有哪些注意事項

    一、邏輯設(shè)計 (1)組合邏輯設(shè)計 下面是一些用Verilog進行組合
    的頭像 發(fā)表于 06-23 17:45 ?5658次閱讀
    <b class='flag-5'>Verilog</b><b class='flag-5'>進行</b><b class='flag-5'>組合</b><b class='flag-5'>邏輯設(shè)計時</b>有哪些<b class='flag-5'>注意事項</b>

    Verilog進行組合邏輯設(shè)計時的一些注意事項

    always 模塊的敏感表為電平敏感信號的電路可幾乎可以完成對所有組合邏輯電路的建模。always模塊的敏感列表為所有判斷條件信號和輸入信號,但一定要注意敏感列表的完整性(注意通配符*
    發(fā)表于 07-11 10:54 ?2705次閱讀

    使用 CMOS 和 BiCMOS 邏輯器件時的功耗注意事項-AN263

    使用 CMOS 和 BiCMOS 邏輯器件時的功耗注意事項-AN263
    發(fā)表于 02-07 20:18 ?0次下載
    使用 CMOS 和 BiCMOS <b class='flag-5'>邏輯</b>器件時的功耗<b class='flag-5'>注意事項</b>-AN263

    高級邏輯系列的散熱注意事項-AN241

    高級邏輯系列的散熱注意事項-AN241
    發(fā)表于 02-20 19:50 ?0次下載
    高級<b class='flag-5'>邏輯</b>系列的散熱<b class='flag-5'>注意事項</b>-AN241

    基于VHDL的組合邏輯設(shè)計

    電子發(fā)燒友網(wǎng)站提供《基于VHDL的組合邏輯設(shè)計.ppt》資料免費下載
    發(fā)表于 03-11 09:23 ?2次下載
    主站蜘蛛池模板: 白玉县| 洪湖市| 靖安县| 加查县| 通许县| 广饶县| 岳西县| 沁阳市| 凯里市| 剑川县| 建平县| 冕宁县| 延川县| 镇原县| 枣强县| 化隆| 镇沅| 咸阳市| 云龙县| 沁阳市| 东乌珠穆沁旗| 西乌珠穆沁旗| 嘉峪关市| 巨鹿县| 和田县| 富宁县| 深圳市| 高青县| 乐东| 巫溪县| 旌德县| 紫云| 百色市| 海伦市| 通道| 永顺县| 塔河县| 威远县| 原平市| 铜梁县| 桦川县|