女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SiC 市場的下一個爆點:共源共柵(cascode)結構詳解

flyingstar01 ? 來源:flyingstar01 ? 作者:flyingstar01 ? 2025-06-14 23:47 ? 次閱讀

Cascode簡介

碳化硅結型場效應晶體管(SiC JFET)相比其他競爭技術具有一些顯著的優勢,特別是在給定芯片面積下的低導通電阻(稱為RDS.A)。為了實現最低的RDS.A,需要權衡的一點是其常開特性,這意味著如果沒有柵源電壓,或者JFET的柵極處于懸空狀態,那么JFET將完全導通。

然而,開關模式在應用中通常需要常關狀態。因此,將SiC JFET與低電壓硅MOSFET以cascode 配置結合在一起,構造出一個常關開關模式“FET”,這種結構保留了大部分SiC JFET的優點。

Cascode結構

共源共柵(Cascode)結構是通過將一個SiC JFET與一個低壓、常關的硅(Si)MOSFET串聯而成,其中JFET的柵極連接到MOSFET的源極。MOSFET的漏源電壓是JFET柵源電壓的反相,從而使cascode 結構具有常見的常關特性。該結構可在額定漏源電壓范圍內阻斷電流,但如同任何MOSFET(無論是硅基還是碳化硅基器件)一樣,其反向電流始終可以流通。

wKgZO2hNmYWAL6_wAAFrDuAO7z0231.png

圖 1 Cascode配置


當內部MOSFET導通或有反向電流流過時,不論cascode的柵極電壓如何,JFET的柵極-源極電壓幾乎為零,JFET處于導通狀態。當MOSFET關斷且cascode兩端存在正的VDS(漏源電壓)時,MOSFET的VDS會增加,與此同時JFET的柵源電壓會降低至低于JFET的閾值電壓,從而關斷 JFET。請參見圖1。

wKgZPGhNmYaAEX-jAATPg3AGhZ8433.png

圖 2 分立cascode結構

分立cascode 結構采用并排芯片,如圖 2(a)所示,或堆疊芯片,如圖 2(b)所示。在這兩種情況下,SiC JFET 通常都是銀燒結在封裝引線框架上。

在并排配置中,MOSFET 安裝在一個金屬鍍層的陶瓷隔離器上,有兩組源極連接線:一組連接 JFET 源極和 MOSFET 漏極(金屬鍍層陶瓷的頂面),另一組連接 MOSFET 源極和源極引腳。在堆疊芯片配置中,JFET 源極和 MOSFET 漏極之間的連接線被取消,從而減少了雜散電感。并采用直徑較小的連接線連接 JFET 和 MOSFET 柵極。

該MOSFET專為cascode結構設計,其有源區雪崩電壓設定約為25V。MOSFET基于30V 硅工藝制造,具有低導通電阻RDS(on),通常僅為JFET的10%,并且具有低反向恢復電荷QRR等特性。JFET用于阻斷高電壓。大部分的開關和導通損耗都集中在JFET上。

wKgZO2hNmYaACIyLAAIi5hZGNxQ397.png

圖 3 Cascode正向和反向電流操作

Cascode的導通電阻RDS(on)包括 SiC JFET 和低壓Si MOSFET 的導通電阻。cascode柵極關斷時,反向電流流經 MOSFET 體二極管,從而自動導通 JFET,如圖 3(b)所示的非同步反向電流情況。

在這種情況下,源極-漏極電壓為 MOSFET 體二極管壓降加上 JFET 導通電阻的壓降。由于cascode內的 MOSFET 由硅制成,因此柵極關斷時的源極-漏極電壓不到同類 SiC MOSFET 的一半。當柵極導通時,cascode結構在正向和反向電流下具有相同的導通損耗。

Cascode的柵極電壓范圍非常靈活,原因有二。首先,柵極是 MOSFET 柵極,在室溫下閾值電壓接近 5 V,無需負柵極電壓。柵極電壓范圍為±20 V,且不存在閾值電壓漂移或遲滯風險,同時內置了柵極保護齊納二極管。其次,cascode具有高增益。圖 4 顯示了采用 TOLL (MO-229) 封裝的 750 V、5.4 mΩ第 4 代堆疊芯片結構的cascode—— UJ4SC075005L8S 在 25 °C的輸出特性曲線。

wKgZPGhNmYaAO4CbAAF8gtiBH4Y678.png

圖 4 Cascode的高增益可實現 10 V 柵極驅動

請注意,當cascode柵源電壓超過約 8 V 時,其電導率的變化非常小。一旦MOSFET導通,JFET即完全導通。這意味著cascode可以用 0 至 10 V 的自舉電壓來驅動,從而最大限度地降低柵極驅動器的功率和成本。 另一方面,更寬的柵極電壓范圍(如 -5 至 +18 V)也不會對器件造成損害。

wKgZO2hNmYeADprqAALSSvzdZ6I110.png

圖 5 Cascode電容

圖 5(a) 顯示了 MOSFET 和 JFET 的芯片電容變化曲線。請注意,圖 5(b) 中的 JFET柵極電阻RJG 并不是一個單獨的電阻,而是 JFET 芯片的一部分。cascode與其他功率晶體管的一個主要區別是沒有柵漏電容。當漏源電壓VDS超過JFET閾值電壓后,Crss實際上會降至零。這是因為 JFET 沒有漏極-源極電容(既沒有 PN 結,也沒有體二極管來產生這種電容)。

這意味著在開關電壓轉換過程中,cascode的 dVDS/dt 主要由外部電路而不是cascode柵極電阻決定。Cascode的 MOSFET 開關速度可通過其柵極電阻調節,而 JFET 的開關速度部分由 MOSFET 決定,部分則由外部電路決定。這解釋了為何在硬開關情況下,cascode結構需借助漏源緩沖電路(snubber)來控制關斷速度并抑制電壓過沖,下文將對此進行說明。所有 JFET 輸出電容(包括柵漏電容與漏源電容)都是柵漏電容。cascode輸出電容 Coss約等于 JFET 柵極-漏極電容。cascode輸入電容 Ciss主要來自cascode的 MOSFET 柵極-源極電容。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • SiC
    SiC
    +關注

    關注

    31

    文章

    3174

    瀏覽量

    64558
  • 共源共柵
    +關注

    關注

    0

    文章

    25

    瀏覽量

    10502
  • Cascode
    +關注

    關注

    0

    文章

    6

    瀏覽量

    7058
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    開關電源的模干擾抑制技術-開關電源模電磁干擾(EMI)對策詳解

    開關電源的模干擾抑制技術|開關電源模電磁干擾(EMI)對策詳解 0 引言 由于MOSFET及IGBT和軟開關技術在電力電子電路中的廣泛應用,使得功率變換器的開關頻率越來越高,結構
    發表于 03-27 15:07

    安森美SiC JFET結構詳解

    安森美 (onsemi)cascode FET (碳化硅場效應晶體管)在硬開關和軟開關應用中有諸多優勢,
    的頭像 發表于 03-26 17:42 ?1071次閱讀
    安森美<b class='flag-5'>SiC</b> JFET<b class='flag-5'>共</b><b class='flag-5'>源</b><b class='flag-5'>共</b><b class='flag-5'>柵</b><b class='flag-5'>結構</b><b class='flag-5'>詳解</b>

    開關電源的模干擾抑制技術|開關電源模電磁干擾(EMI)對策詳解

    模電流。利用現有電路中的電源變壓器磁芯,在原繞組結構上再增加附加繞組NC。由于該繞組只需流過由補償電容comp產生的反向噪聲電流,所以它的線徑相對原副方的P及S繞組顯得很小(由
    發表于 03-08 10:18

    安森美SiC cascode JFET并聯設計的挑戰

    隨著Al工作負載日趨復雜和高耗能,能提供高能效并能夠處理高壓的可靠SiCJFET將越來越重要。我們將詳細介紹安森美(onsemi)SiC cascode JFET,內容包括Cascode
    的頭像 發表于 02-28 15:50 ?507次閱讀
    安森美<b class='flag-5'>SiC</b> <b class='flag-5'>cascode</b> JFET并聯設計的挑戰

    安森美SiC Cascode JFET的背景知識和并聯設計

    隨著Al工作負載日趨復雜和高耗能,能提供高能效并能夠處理高壓的可靠SiCJFET將越來越重要。我們將詳細介紹安森美(onsemi)SiC cascode JFET,內容包括Cascode
    的頭像 發表于 02-27 14:10 ?931次閱讀
    安森美<b class='flag-5'>SiC</b> <b class='flag-5'>Cascode</b> JFET的背景知識和并聯設計

    Nexperia氮化鎵(GaN)場效應晶體管的高級SPICE模型

    電子發燒友網站提供《Nexperia氮化鎵(GaN)場效應晶體管的高級SPICE模型.pdf》資料免費下載
    發表于 02-13 15:23 ?0次下載
    Nexperia<b class='flag-5'>共</b><b class='flag-5'>源</b><b class='flag-5'>共</b><b class='flag-5'>柵</b>氮化鎵(GaN)場效應晶體管的高級SPICE模型

    折疊放大器的優缺點

    折疊放大器(Folded Cascode Amplifier)是種在模擬集成電路設計中
    的頭像 發表于 09-27 09:50 ?3138次閱讀

    放大器的優缺點是什么

    放大器(Cascode amplifier)是種在模擬電路設計中常用的放大器
    的頭像 發表于 09-27 09:48 ?2849次閱讀

    放大器增益偏小的原因

    放大器(Cascode)是種在集成電路設計中常用的放大器
    的頭像 發表于 09-27 09:46 ?1219次閱讀

    放大器的增益是多少

    放大器的增益是相對復雜的參數,它受到多個因素的影響,包括晶體管的跨導、負載電阻、
    的頭像 發表于 09-27 09:45 ?1323次閱讀
    <b class='flag-5'>共</b><b class='flag-5'>源</b><b class='flag-5'>共</b><b class='flag-5'>柵</b>放大器的增益是多少

    放大器的偏置電壓怎么取

    放大器的偏置電壓取值是相對復雜的過程,需要考慮多個因素以確保放大器能夠穩定且高效地工
    的頭像 發表于 09-27 09:41 ?1140次閱讀

    放大器的特點是什么

    放大器是種特殊的場效應晶體管(FET)放大器,它結合了
    的頭像 發表于 09-27 09:38 ?1532次閱讀

    hspice放大電路仿真分析

    HSPICE放大電路仿真分析涉及多個方面,包括電路的設計、仿真設置、仿真結果解讀等。以下是基于HSPICE進行
    的頭像 發表于 09-27 09:36 ?1196次閱讀

    放大器的帶寬可以到40Mhz嗎

    某個設計或產品是否能達到40MHz的帶寬,則需要進行詳細的分析和測試。 以下是些影響放大器帶寬的因素: 晶體管特性 :晶體管的跨導(gm)和
    的頭像 發表于 09-27 09:32 ?656次閱讀

    放大器的特點是什么

    放大器(Common Source Amplifier)是種常見的晶體管放大器配置,主要應用于模擬電路設計中。它使用晶體管作為放大
    的頭像 發表于 09-27 09:29 ?1856次閱讀
    主站蜘蛛池模板: 瓮安县| 都昌县| 山西省| 城固县| 垦利县| 卫辉市| 马尔康县| 科尔| 晋江市| 枝江市| 新乡县| 牡丹江市| 青海省| 石林| 广平县| 扎兰屯市| 河北省| 兴文县| 土默特右旗| 长武县| 武定县| 南溪县| 甘南县| 定兴县| 吴忠市| 白水县| 海盐县| 高清| 新龙县| 铜鼓县| 肥乡县| 盐池县| 徐汇区| 乳山市| 静安区| 攀枝花市| 建昌县| 塔城市| 平武县| 丹阳市| 波密县|