女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Western Digital發(fā)表基于RISC-V架構(gòu)開發(fā)的三項開源技術(shù)

西西 ? 來源:digitimes ? 作者:電子發(fā)燒友網(wǎng) ? 2018-12-23 10:04 ? 次閱讀

Western Digital Corp.(NASDAQ:WDC)在RISC-V Summit大會上發(fā)表了三項創(chuàng)新的開源技術(shù),專為支持Western Digital內(nèi)部RISC-V架構(gòu)開發(fā)專案,以及日益成長的RISC-V架構(gòu)生態(tài)系統(tǒng)所設(shè)計的。

Western Digital技術(shù)長Martin Fink宣布為推動網(wǎng)絡(luò)儲存快取連貫性(cache coherent)與RISC-V架構(gòu)指令集模擬器(Instruction Set Simulator)對應(yīng)的開源標(biāo)準,將計畫性開放新的RISC-V核心原始碼。這些創(chuàng)新技術(shù)將有助于加速業(yè)界發(fā)展新的專用化開源運算架構(gòu),以因應(yīng)大數(shù)據(jù)(Big Data)與快數(shù)據(jù)(Fast Data)的環(huán)境。近來Western Digital積極協(xié)助推廣RISC-V架構(gòu)生態(tài)系統(tǒng),穩(wěn)健地朝向?qū)?0億個核心處理器移轉(zhuǎn)至RISC-V架構(gòu)的預(yù)定目標(biāo)前進。

Western Digital的RISC-V SweRV Core。

Western Digital技術(shù)長Martin Fink指出,隨著大數(shù)據(jù)和快數(shù)據(jù)應(yīng)用不斷增加,若要從現(xiàn)今各式以數(shù)據(jù)為中心的應(yīng)用程序中發(fā)掘出數(shù)據(jù)的真正價值,專用化技術(shù)則是不可或缺的關(guān)鍵。Western Digital的SweRV Core與全新透過網(wǎng)絡(luò)構(gòu)造的快取連貫性技術(shù),展現(xiàn)了讓數(shù)據(jù)更貼近運算處理的強大可行性。這些規(guī)劃性對開源社群的發(fā)展貢獻以及RISC-V架構(gòu)的持續(xù)投入,可加速合作創(chuàng)新與數(shù)據(jù)導(dǎo)向的發(fā)展并帶來令人驚艷的潛力。

Western Digital計畫將開放其采用雙向超純量(superscalar)設(shè)計的全新RISC-V SweRV Core原始碼。Western Digital的RISC-V SweRV Core是一個32位元、9階管線的核心,可同時加載并執(zhí)行多個指令以縮短程序執(zhí)行時間。它是一個精簡、循序執(zhí)行的核心,執(zhí)行速度4.9 CoreMarks/Mhz,其低功耗的設(shè)計可在28mm CMOS制程技術(shù)下提供高達1.8Ghz的時脈。Western Digital計畫將SweRV Core納入內(nèi)部各種嵌入式設(shè)計中。將該核心原始碼對開源社群開放,預(yù)期將可帶動新的以數(shù)據(jù)為中心的應(yīng)用發(fā)展。

Western Digital的OmniXtend則是一個新的開源技術(shù),可透過網(wǎng)絡(luò)結(jié)構(gòu)實現(xiàn)快取連貫性儲存。這套存儲器導(dǎo)向的系統(tǒng)架構(gòu)所提供的開源接口標(biāo)準可讓多個處理器、機器學(xué)習(xí)加速器、繪圖處理器(GPU)、FPGA及其它元件存取與分享數(shù)據(jù)。這是一個能夠有效率的讓持續(xù)存儲器附屬到處理器的開源解決方案,并有潛力發(fā)展成可支持未來運算、儲存、存儲器與I/O元件連接的進階構(gòu)造。

此外,Western Digital亦推出一套開源SweRV指令集模擬器(SweRV ISS),為使用RISC-V核心的開發(fā)人員提供了完整的測試平臺。Western Digital利用SweRV ISS執(zhí)行超過100億個指令來嚴格模擬與驗證SweRV Core,也期望SweRV Core和SweRV ISS將有助于業(yè)界加速采用開源指令集架構(gòu)。

IDC技術(shù)與半導(dǎo)體部門計畫副總裁Mario Morales表示,速度、數(shù)據(jù)量與強力運算對于邊緣和終端運算來說,已不再是絕對成功的方程序。隨著越來越多數(shù)據(jù)朝終端移動以進行實時運算和推論,采用可彈性組態(tài)的架構(gòu)將更能滿足繁重且經(jīng)常變動的應(yīng)用工作負載,尤其是人工智能物聯(lián)網(wǎng)相關(guān)應(yīng)用。能源效率、可組態(tài)性以及低功耗,將成為邊緣與終端運算架構(gòu)的關(guān)鍵要素。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19825

    瀏覽量

    233807
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2508

    瀏覽量

    48363
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    RISC-V開源特性使得開發(fā)者可以針對特定應(yīng)用進行優(yōu)化,進一步提高設(shè)備性能。 在高性能計算領(lǐng)域,RISC-V芯片也開始展現(xiàn)出其潛力。雖然傳統(tǒng)上高性能計算領(lǐng)域主要由x86和ARM
    發(fā)表于 01-29 08:38

    貿(mào)澤電推出RISC-V技術(shù)資源中心

    Mouser推出內(nèi)容豐富的RISC-V資源中心,為設(shè)計工程師提供新技術(shù)和新應(yīng)用的相關(guān)知識。隨著開源架構(gòu)日益普及,RISC-V從眾多選項中脫穎
    的頭像 發(fā)表于 01-22 10:45 ?459次閱讀

    RISC-V MCU技術(shù)

    話下。 還有個Sipeed Longan Nano開發(fā)板,用的是SiFive的RISC-V處理器核心,給開發(fā)者提供了一個平臺,能讓他們?nèi)ヌ剿?b class='flag-5'>RISC-V
    發(fā)表于 01-19 11:50

    RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧

    ,華為海思轉(zhuǎn)向了開源指令集架構(gòu)RISC-V,針對鴻蒙操作系統(tǒng)的開發(fā)者發(fā)布了首款RISC-V開發(fā)
    發(fā)表于 12-16 23:08

    RISC-V 與 ARM 架構(gòu)的區(qū)別 RISC-V與機器學(xué)習(xí)的關(guān)系

    在現(xiàn)代計算機架構(gòu)中,RISC-V和ARM是兩種流行的處理器架構(gòu)。它們各自具有獨特的特點和優(yōu)勢,適用于不同的應(yīng)用場景。 1. RISC-V架構(gòu)
    的頭像 發(fā)表于 12-11 17:50 ?2740次閱讀

    如何使用 RISC-V 進行嵌入式開發(fā)

    RISC-V是一種開源的指令集架構(gòu)(ISA),它允許任何人設(shè)計、制造和銷售基于RISC-V的處理器,這為嵌入式開發(fā)提供了極大的靈活性和創(chuàng)新空
    的頭像 發(fā)表于 12-11 17:32 ?1756次閱讀

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    )、密碼指令集(C)等。 RISC-V架構(gòu)特性 : 掌握RISC-V的精簡、模塊化、可擴展性和可裁剪性等特性。 RISC-V
    發(fā)表于 11-30 15:21

    RISC-V能否復(fù)制Linux 的成功?》

    規(guī)范的基金會,他說:“人們總是誤以為RISC-V International是開發(fā)內(nèi)核的,實際上它并不是,而是專注于開發(fā)一系列定義指令集架構(gòu)的規(guī)范。這些規(guī)范適于各種用途:商業(yè)、
    發(fā)表于 11-26 20:20

    RISC-V,即將進入應(yīng)用的爆發(fā)期

    RISC-V是一種開放標(biāo)準指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性為芯片設(shè)計者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器
    發(fā)表于 10-31 16:06

    RISC-V擁有巨大市場潛力的原因

    旬發(fā)布了第代“香山”開源高性能RISC-V處理器核,其性能水平已進入全球第一梯隊,可廣泛應(yīng)用于服務(wù)器芯片、AI芯片、GPU、DPU等高端芯片領(lǐng)域。 2、技術(shù)進步:
    發(fā)表于 09-30 14:20

    risc-v與esp32架構(gòu)對比分析

    開源的,沒有專利限制,任何人都可以自由地使用、修改和分發(fā)。這使得RISC-V開源處理器設(shè)計和實現(xiàn)領(lǐng)域具有重要地位。 可擴展性 :RISC-V架構(gòu)
    發(fā)表于 09-26 08:40

    risc-v的發(fā)展歷史

    了基于RISC-V指令集的服務(wù)器處理器,安謀科技也推出了RISC-V MCU等產(chǎn)品。 學(xué)術(shù)界與開源社區(qū):RISC-V架構(gòu)在學(xué)術(shù)界和
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    態(tài)系統(tǒng)還不夠豐富。這可能導(dǎo)致軟件和工具的可用性受限,特別是在一些特定的應(yīng)用領(lǐng)域或開發(fā)環(huán)境中。開發(fā)者可能需要投入更多的時間和精力來尋找或開發(fā)適合RISC-V
    發(fā)表于 07-29 17:18

    為什么要有RISC-V

    在于它是一個開源的指令集架構(gòu)。與幾乎所有的舊架構(gòu)不同,它的未來不受任何單一公司的浮沉或一時興起的決定的影響(這一點讓許多過去的指令集架構(gòu)都遭了殃)。它屬于一個開放的,非營利性質(zhì)的基金會
    發(fā)表于 07-27 15:05

    淺析RISC-V領(lǐng)先ARM的優(yōu)勢

    和成本要求。 ARM雖然也具有一定的可定制性,但受限于其指令集架構(gòu)的復(fù)雜性和歷史包袱,其定制化的靈活性和自由度相對較低。 生態(tài)系統(tǒng)的快速發(fā)展: 隨著RISC-V開源特性得到越來越多開發(fā)
    發(fā)表于 06-27 08:45
    主站蜘蛛池模板: 商都县| 农安县| 英吉沙县| 淮南市| 永和县| 类乌齐县| 隆尧县| 抚州市| 无锡市| 永寿县| 鹿邑县| 京山县| 宁强县| 晋中市| 万载县| 兴仁县| 闻喜县| 海宁市| 郑州市| 合山市| 凤庆县| 轮台县| 古浪县| 巩留县| 志丹县| 玛沁县| 迁安市| 沧源| 青龙| 三原县| 隆回县| 罗平县| 扎囊县| 华宁县| 连江县| 高邮市| 苏尼特左旗| 通海县| 五常市| 金山区| 林西县|