什么是IPSec?IPSEC協(xié)議簇安全框架介紹
IPSec(Internet Protocol Security):是一組基于網(wǎng)絡(luò)層的,應(yīng)用密碼學(xué)的....
LVDS高速ADC接口, xilinx FPGA實(shí)現(xiàn)
使用的AD芯片是ADI的AD9653,125M16bit高精度高速ADC,用到的采樣速率是80M。其....
在FPGA上實(shí)現(xiàn)一個(gè)模塊,求32個(gè)輸入中的最大值和次大值
從算法本身來看,找最大值和次大值的過程很簡單;通過兩次遍歷:第一次求最大值,第二次求次大值; 算法復(fù)....
基于XILINX FPGA的硬件設(shè)計(jì)總結(jié)之PCIE硬件設(shè)計(jì)避坑
一個(gè)GT Quad由四個(gè)GT車道組成。為PCIe IP選擇GT Quads時(shí),Xilinx建議您在最....
FPGA編程語言——verilog語法詳解
一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模....
關(guān)于達(dá)摩院《2023十大科技趨勢》的詳細(xì)解讀
Chiplet 是硅片級別的“解構(gòu) - 重構(gòu) - 復(fù)用”,它把傳統(tǒng)的 SoC 分解為多個(gè)芯 粒模塊,....
通過Verilog實(shí)現(xiàn)對一個(gè)頻率的任意占空比的任意分頻
在verilog程序設(shè)計(jì)中,我們往往要對一個(gè)頻率進(jìn)行任意分頻,而且占空比也有一定的要求這樣的話,對于....
華為天才少年稚暉君確認(rèn)離職 或開啟機(jī)器人創(chuàng)業(yè)
有傳言稱華為天才少年“稚暉君”離職,而且在華為內(nèi)部心聲社區(qū),稚暉君工號已無法搜到,12月27日,其本....
代碼編寫中verilog的設(shè)計(jì)規(guī)范
在testbench中避免使用絕對的時(shí)間,如#20,#15或#(CYC+15)等,應(yīng)該在文件前面使用....
verilog語言編寫規(guī)范
本規(guī)范的目的是提高書寫代碼的可讀性 可修改性 可重用性 優(yōu)化代碼綜合和仿真的結(jié) 果 指導(dǎo)設(shè)計(jì)工程師使....
FPGA設(shè)計(jì)的經(jīng)驗(yàn)技巧和基本知識
反之,如果一個(gè)設(shè)計(jì)的時(shí)序要求很高,普通方法達(dá)不到設(shè)計(jì)頻率,那么可以通過數(shù)據(jù)流串并轉(zhuǎn)換,并行復(fù)制多個(gè)操....
2022年國內(nèi)外芯片發(fā)展情況及差距分析
芯片行業(yè)的設(shè)計(jì)領(lǐng)域,指的是規(guī)格制定、架構(gòu)設(shè)計(jì)到tape-out的所有流程。 tape out,指提交....
AMD ZEN 4架構(gòu)的前端內(nèi)存子系統(tǒng)及AVX-512的深度解讀
遷移到新的制程節(jié)點(diǎn)涉及工作量和風(fēng)險(xiǎn)。英特爾通過眾所周知的“Tick-Tock”策略降低了這種風(fēng)險(xiǎn)。每....
Verilog常用基礎(chǔ)語法全梳理
主要有三種最基本的功能定義方法,分別是always,assign,initial。一個(gè)module里....
ZYNQ的時(shí)鐘管理系統(tǒng)和配置方法
PS_CLK:系統(tǒng)晶振的時(shí)鐘,這個(gè)是PS端的的時(shí)鐘來源,經(jīng)過一個(gè)叫PLL的鎖相環(huán)功能部件,輸出到AR....
時(shí)鐘設(shè)計(jì)技巧
時(shí)鐘信號在很大程度上決定了整個(gè)設(shè)計(jì)的性能和可靠性,盡量避免使用FPGA內(nèi)部邏輯產(chǎn)生的時(shí)鐘,因?yàn)樗苋?...
Zynq在非JTAG模式下的啟動配置流程
在無 JTAG 的模式下,Zynq 是通過片上CPU完成對芯片的配置,也就是PS和PL的配置是通過 ....
怎樣去配置ZYNQ空間的詳細(xì)地址呢
然后從FFFC_0000開始的256KB中分配給OCM(OCM分配方式有兩種,后面會說到)。
zynq 7000系列三個(gè)命令的簡單介紹
目前我在我的zynq 開發(fā)版上測試,成功將根文件系統(tǒng)擴(kuò)容到336M,至于為什么只能擴(kuò)容到336M,暫....
使用軟件及開發(fā)板版本遇到的問題
這里是vitis 2017版和2020版本的一個(gè)不同。2017版本是直接從vivado的 File-....
基于vivado2017版本開發(fā)軟件的問題記錄
‘could not find ARM’ 是JTAG的問題,一般Vivado自動下載驅(qū)動,若有需要安....