優勢和特點
- 完全集成的VCO/PLL內核
- 均方根抖動:0.39 ps(12 kHz至20 MHz,156.25 MHz)
- 均方根抖動:0.15 ps(1.875 MHz至20 MHz,156.25 MHz)
- 均方根抖動:0.40 ps(12 kHz至20 MHz,106.25 MHz)
- 均方根抖動:0.15 ps(637 kHz至10 MHz,106.25 MHz)
- 輸入晶振頻率:19.44 MHz、25 MHz或25.78125 MHz
- 針對33.33 MHz、62.5 MHz、
100 MHz, 106.25 MHz, 125 MHz, 155.52 MHz, 156.25 MHz,
159.375 MHz, 161.13 MHz, 和312.5 MHz輸出,提供引腳可選的分頻比 - LVDS/LVPECL/LVCMOS輸出格式
- 集成環路濾波器
- 4.4 mm × 5.0 mm TSSOP封裝,節省空間
- 欲了解更多特性,請參考數據手冊
產品詳情
AD9575是一款高度集成的雙路輸出時鐘發生器,包括一個針對網絡定時而優化的片內PLL內核。整數N分頻PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器系列,可實現線路卡的最高性能。對相位噪聲和抖動要求苛刻的其它應用也能受益于該器件。?????????
PLL部分由低噪聲鑒頻鑒相器(PFD)、精密電荷泵、低相位噪聲壓控振蕩器(VCO)和引腳可選的反饋與輸出分頻器組成。通過連接一個外部晶振,可以將常用的網絡輸出頻率鎖定至輸入參考。輸出分頻比和反饋分頻比可針對所要求的輸出速率,通過引腳進行編程。無需外部環路濾波器,從而節省寶貴的設計時間和電路板空間。
??
AD9575提供16引腳、4.4 mm × 5.0 mm TSSOP封裝,可以采用3.3 V單電源供電。溫度范圍為?40°C至+85°C。
??????
應用 - GbE/FC/SONET 線路卡、交換機和路由器
- CPU/PCI-E 應用
- 低抖動、低相位噪聲時鐘產生
方框圖
