資料介紹
The AD9577 provides a multioutput clock generator function, along with two on-chip phase-locked loop cores, PLL1 and PLL2, optimized for network clocking applications. The PLL designs are based on the Analog Devices, Inc., proven portfolio of high performance, low jitter frequency synthesizers to maximize network performance. The PLLs have I2 C programmable output frequencies and formats. The fractional-N PLL can support spread spectrum clocking for reduced EMI radiated peak power. Both PLLs can support frequency margining. Other applications with demanding phase noise and jitter requirements can benefit from this part. The first integer-N PLL section (PLL1) consists of a low noise phase frequency detector (PFD), a precision charge pump (CP), a low phase noise voltage controlled oscillator (VCO), a programmablefeedback divider, and two independently programmable output dividers. By connecting an external crystal or applying a reference clock to the REFCLK pin, frequencies of up to 637.5 MHz can be synchronized to the input reference. Each output divider and feedback divider ratio is I2 C programmed for the required output rates.
- CDCVF2505時鐘鎖相環(huán)時鐘驅(qū)動器數(shù)據(jù)表
- AD800/AD802:時鐘恢復(fù)和數(shù)據(jù)重定時鎖相環(huán)數(shù)據(jù)表
- AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表
- AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表
- AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表
- AD9547:雙/四輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器數(shù)據(jù)表
- AD9577:帶雙鎖相環(huán)、擴(kuò)頻和余量的時鐘發(fā)生器數(shù)據(jù)表
- AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
- AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表
- AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表
- AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
- AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表
- 10GHz擴(kuò)頻時鐘發(fā)生器的設(shè)計(jì) 1次下載
- 基于鎖相環(huán)技術(shù)的光干涉信號發(fā)生器 2次下載
- CMOS高速鎖相環(huán)設(shè)計(jì)
- 倍頻器與鎖相環(huán)的區(qū)別 1252次閱讀
- 鎖相環(huán)技術(shù)在晶體振蕩器中的廣泛應(yīng)用 1074次閱讀
- 時鐘合成器和時鐘發(fā)生器的區(qū)別 843次閱讀
- 鎖相環(huán)的構(gòu)成和工作原理講解 3363次閱讀
- 鎖相環(huán)原理與公式講解 8910次閱讀
- 超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能 730次閱讀
- 評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制 1630次閱讀
- 使用MAX9382的鎖相環(huán)應(yīng)用 1153次閱讀
- 鎖相環(huán)PLL的基礎(chǔ)知識 5324次閱讀
- 一個帶有COB的1Hz時鐘發(fā)生器電路 2589次閱讀
- 如何選擇合適的時鐘發(fā)生器 3007次閱讀
- CD4046鎖相環(huán)的應(yīng)用詳細(xì)介紹 1.1w次閱讀
- 慎重考慮時鐘發(fā)生器的相位噪聲、抖動性能 6551次閱讀
- 關(guān)于2.4 GHz的低噪聲亞采樣鎖相環(huán)設(shè)計(jì) 1w次閱讀
- 鎖相環(huán)的作用是什么_鎖相環(huán)的主要作用_什么是鎖相環(huán) 3.6w次閱讀
下載排行
本周
- 1PC6206 300mA低功耗低壓差線性穩(wěn)壓器中文資料
- 1.12 MB | 1次下載 | 免費(fèi)
- 2網(wǎng)絡(luò)安全從業(yè)者入門指南
- 2.91 MB | 1次下載 | 免費(fèi)
- 3DS-CS3A P00-CN-V3
- 618.05 KB | 1次下載 | 免費(fèi)
- 4常用電子元器件介紹
- 3.21 MB | 1次下載 | 免費(fèi)
- 5相關(guān)協(xié)議信號總結(jié)
- 0.94 MB | 1次下載 | 免費(fèi)
- 6運(yùn)算放大器基本電路中文資料
- 1.30 MB | 1次下載 | 免費(fèi)
- 7哈曼卡頓AVI200使用說明書
- 1.55 MB | 次下載 | 10 積分
- 8PC2557正向高壓理想二極管控制電路中文手冊
- 1.80 MB | 次下載 | 免費(fèi)
本月
- 1貼片三極管上的印字與真實(shí)名稱的對照表詳細(xì)說明
- 0.50 MB | 107次下載 | 1 積分
- 2涂鴉各WiFi模塊原理圖加PCB封裝
- 11.75 MB | 89次下載 | 1 積分
- 3錦銳科技CA51F2 SDK開發(fā)包
- 24.06 MB | 43次下載 | 1 積分
- 4錦銳CA51F005 SDK開發(fā)包
- 19.47 MB | 19次下載 | 1 積分
- 5PCB的EMC設(shè)計(jì)指南
- 2.47 MB | 16次下載 | 1 積分
- 6HC05藍(lán)牙原理圖加PCB
- 15.76 MB | 13次下載 | 1 積分
- 7802.11_Wireless_Networks
- 4.17 MB | 12次下載 | 免費(fèi)
- 8蘋果iphone 11電路原理圖
- 4.98 MB | 7次下載 | 2 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935127次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191390次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183342次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81590次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73815次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65989次下載 | 10 積分
評論