資料介紹
1 引言
毫米波系統在雷達與制導、電子對抗、毫米波通信、遙感遙測等領域中有廣泛的應用。作為毫米波系統的關鍵部件-毫米波頻率源,它性能的好壞直接影響著系統的整體性能。直接式頻率合成是獲得高性能毫米波頻率源的一個重要方式,但是它體積大、設備復雜、雜散也較大。數字鎖相集成器件出現以來,鎖相式頻率合成器得到迅速發展,但是當需要窄頻率步進時,環路帶寬需要降低,致使鎖定時間變長,不能滿足快速跳頻的要求。DDS的出現恰好可以彌補這一缺陷,但是它輸出頻率上限太低,寬帶雜散大。在實際的應用中,可以采用上述幾種方法相結合的方式,來彌補單獨應用某種方式所具有的局限性。本文即根據毫米波雷達對頻率源的要求,選用用DDS 和混頻 PLL相結合的方式,實現高分辨率、低雜散信號輸出。
2 系統方案
本文需設計一頻率分辨率優于1MHz,相位噪聲優于-85dBc/Hz@1KHz, 優于-90dBc/Hz@10KHz;雜散抑制優于55dBc,跳頻時間優于50微秒的毫米波頻率源。采用“X波段頻綜+毫米波四倍頻”方案。對X 波段頻綜的相噪要求即提升為-97dBc/Hz@10kHz, -102dBc/Hz@10kHz,頻率步進為0.25MHz,帶內雜散《-67dBc.為了實現較高的X波段頻綜指標,我們將DDS和鎖相環結合起來,取DDS和鎖相環長處,避其短處。引入DDS,并由其高頻率分辨率,高頻率轉化速度特性來保證系統的高分辨率、捷變頻。同時采用將DDS 輸出 信號與DDS參考時鐘信號上變頻方案和在反饋支路中引入混頻器的混頻鎖相環結構來減小環路總分頻比,實現系統的低相位噪聲性能,對DDS頻率、參考分頻比和環路分頻比的三重調節,回避了大雜散的DDS頻點。
系統方案如下圖1所示。

圖1 頻率綜合器的系統方案圖
3 電路設計
3.1 DDS及PLL電路設計
DDS電路部分選用AD9858芯片,它是一種性能優良的DDS器件,由一個低功耗DDS內核,一個32位相位累加器,14位相位失調調整電路和一個1 GSPS 10位DAC組成。這種新型的DDS在以1 GHz內部時鐘速率驅動時能直接產生高達400MHz的頻率。并且其32位控制字能提供0.233Hz的調頻分辨率。根據本電路的指標要求,采用100M參考晶振信號3倍頻后驅動AD9858,選擇雜散性能較好的53-58MHz頻段輸出,再與300M晶振信號上變頻后送入PLL環路。
PLL模塊在本電路設計中尤為重要。我們采用ADF4153鎖相環芯片。對于ADF4153來說,用于計算輸出頻率的參數有輸入參考時鐘頻率、反饋分頻值(即N Divider寄存器中的IN T值和FRAC值) 、參考頻率分頻值(即R Divider寄存器中的R值和MOD值) 和參考頻率倍頻值(即控制寄存器中的D值) 。計算公式如下:
RFout = FPFD×( INT +( FRAC/MOD ) (1)
FPFD = REFin ×(1 +D) /R (2)
其中, RFout 是VCO的輸出信號頻率;REFin是輸入ADF4153的參考時鐘頻率;MOD為分辨率系數,值的范圍2~4095; IN T為所設反饋分頻值的整數部分,值的范圍31~511; FRAC為所設反饋分頻值的小數部分,值的范圍0~MOD; D為輸入參考頻率倍頻值, R為參考頻率分頻系數,值的范圍1~15。因為DDS輸出信號與300M信號上變頻后超過了ADF4153參考輸入頻率的上限,所以選用了單獨的數字分頻器HMC394,故將4153內的R置為1,D置為0。同時為了獲得較好的雜散性能,本設計采用整數分頻,故將FRAC置為0,MOD置為2。
環路濾波器的實現較為容易。選用三階無源環路濾波器設計實現。由于本電路的分辨率由DDS控制實現,所以可以將PLL的鑒相頻率適當取高,綜合考慮頻率調節, 鑒相頻率中心值取為20MHz,同時結合器件及工程經驗,環路帶寬取為500KHz左右,相位余量初始值設定為48度。經ADIsimPLL軟件可方便得計算出環路濾波器各元器件的參數。
由于采用混頻鎖相環,9.6G本振信號與VCO輸出8.7-8.8GHz信號相混頻得800-900M中頻信號,所以環路實際上鎖定的是800-900M的信號。鎖相環電路仿真結果如下圖2示。
圖2 相位噪聲仿真圖
由圖2可見,仿真相噪結果優于設計值。
3.2 微波倍頻鏈路的設計
由于采用了混頻鎖相環結構,所以需要設計9.6GHz的微波倍頻鏈路。如圖1可見首先將100MHz 高頻譜純度晶振信號3倍頻到300MHz,濾波放大后功分三路,一路作DDS參考時鐘,一路作DDS上變頻的本振信號,剩下一路經2*16倍頻鏈到9.6GHz,濾波放大后做混頻器MIX2的射頻輸入。為了保持信號相噪不產生較大惡化,在倍頻鏈電路設計過程中,我們一是選擇好性能合適的器件,二是合理設計信號功率電平,不出現低功率點,否則附加噪聲引入的相噪將可能占主導地位。
由于600MHz信號 16 倍頻到 9.6GHz后要加濾波器對其諧波及雜散進行濾除。所以選用3階微帶發夾型濾波器濾波器進行濾波。
3.3 X波段功分器設計
由圖1可見,VCO輸出信號,一路送入到毫米波倍頻,另一路則是為PLL提供混頻所需要的本振信號,所以需要設計8.7GHz-8.8GHz功分器。其仿真模型及仿真結果如圖3,圖4所示。由仿真結果可見,該功分器較好地完成了設計任務。
毫米波系統在雷達與制導、電子對抗、毫米波通信、遙感遙測等領域中有廣泛的應用。作為毫米波系統的關鍵部件-毫米波頻率源,它性能的好壞直接影響著系統的整體性能。直接式頻率合成是獲得高性能毫米波頻率源的一個重要方式,但是它體積大、設備復雜、雜散也較大。數字鎖相集成器件出現以來,鎖相式頻率合成器得到迅速發展,但是當需要窄頻率步進時,環路帶寬需要降低,致使鎖定時間變長,不能滿足快速跳頻的要求。DDS的出現恰好可以彌補這一缺陷,但是它輸出頻率上限太低,寬帶雜散大。在實際的應用中,可以采用上述幾種方法相結合的方式,來彌補單獨應用某種方式所具有的局限性。本文即根據毫米波雷達對頻率源的要求,選用用DDS 和混頻 PLL相結合的方式,實現高分辨率、低雜散信號輸出。
2 系統方案
本文需設計一頻率分辨率優于1MHz,相位噪聲優于-85dBc/Hz@1KHz, 優于-90dBc/Hz@10KHz;雜散抑制優于55dBc,跳頻時間優于50微秒的毫米波頻率源。采用“X波段頻綜+毫米波四倍頻”方案。對X 波段頻綜的相噪要求即提升為-97dBc/Hz@10kHz, -102dBc/Hz@10kHz,頻率步進為0.25MHz,帶內雜散《-67dBc.為了實現較高的X波段頻綜指標,我們將DDS和鎖相環結合起來,取DDS和鎖相環長處,避其短處。引入DDS,并由其高頻率分辨率,高頻率轉化速度特性來保證系統的高分辨率、捷變頻。同時采用將DDS 輸出 信號與DDS參考時鐘信號上變頻方案和在反饋支路中引入混頻器的混頻鎖相環結構來減小環路總分頻比,實現系統的低相位噪聲性能,對DDS頻率、參考分頻比和環路分頻比的三重調節,回避了大雜散的DDS頻點。
系統方案如下圖1所示。

圖1 頻率綜合器的系統方案圖
3 電路設計
3.1 DDS及PLL電路設計
DDS電路部分選用AD9858芯片,它是一種性能優良的DDS器件,由一個低功耗DDS內核,一個32位相位累加器,14位相位失調調整電路和一個1 GSPS 10位DAC組成。這種新型的DDS在以1 GHz內部時鐘速率驅動時能直接產生高達400MHz的頻率。并且其32位控制字能提供0.233Hz的調頻分辨率。根據本電路的指標要求,采用100M參考晶振信號3倍頻后驅動AD9858,選擇雜散性能較好的53-58MHz頻段輸出,再與300M晶振信號上變頻后送入PLL環路。
PLL模塊在本電路設計中尤為重要。我們采用ADF4153鎖相環芯片。對于ADF4153來說,用于計算輸出頻率的參數有輸入參考時鐘頻率、反饋分頻值(即N Divider寄存器中的IN T值和FRAC值) 、參考頻率分頻值(即R Divider寄存器中的R值和MOD值) 和參考頻率倍頻值(即控制寄存器中的D值) 。計算公式如下:
RFout = FPFD×( INT +( FRAC/MOD ) (1)
FPFD = REFin ×(1 +D) /R (2)
其中, RFout 是VCO的輸出信號頻率;REFin是輸入ADF4153的參考時鐘頻率;MOD為分辨率系數,值的范圍2~4095; IN T為所設反饋分頻值的整數部分,值的范圍31~511; FRAC為所設反饋分頻值的小數部分,值的范圍0~MOD; D為輸入參考頻率倍頻值, R為參考頻率分頻系數,值的范圍1~15。因為DDS輸出信號與300M信號上變頻后超過了ADF4153參考輸入頻率的上限,所以選用了單獨的數字分頻器HMC394,故將4153內的R置為1,D置為0。同時為了獲得較好的雜散性能,本設計采用整數分頻,故將FRAC置為0,MOD置為2。
環路濾波器的實現較為容易。選用三階無源環路濾波器設計實現。由于本電路的分辨率由DDS控制實現,所以可以將PLL的鑒相頻率適當取高,綜合考慮頻率調節, 鑒相頻率中心值取為20MHz,同時結合器件及工程經驗,環路帶寬取為500KHz左右,相位余量初始值設定為48度。經ADIsimPLL軟件可方便得計算出環路濾波器各元器件的參數。
由于采用混頻鎖相環,9.6G本振信號與VCO輸出8.7-8.8GHz信號相混頻得800-900M中頻信號,所以環路實際上鎖定的是800-900M的信號。鎖相環電路仿真結果如下圖2示。
圖2 相位噪聲仿真圖
由圖2可見,仿真相噪結果優于設計值。
3.2 微波倍頻鏈路的設計
由于采用了混頻鎖相環結構,所以需要設計9.6GHz的微波倍頻鏈路。如圖1可見首先將100MHz 高頻譜純度晶振信號3倍頻到300MHz,濾波放大后功分三路,一路作DDS參考時鐘,一路作DDS上變頻的本振信號,剩下一路經2*16倍頻鏈到9.6GHz,濾波放大后做混頻器MIX2的射頻輸入。為了保持信號相噪不產生較大惡化,在倍頻鏈電路設計過程中,我們一是選擇好性能合適的器件,二是合理設計信號功率電平,不出現低功率點,否則附加噪聲引入的相噪將可能占主導地位。
由于600MHz信號 16 倍頻到 9.6GHz后要加濾波器對其諧波及雜散進行濾除。所以選用3階微帶發夾型濾波器濾波器進行濾波。
3.3 X波段功分器設計
由圖1可見,VCO輸出信號,一路送入到毫米波倍頻,另一路則是為PLL提供混頻所需要的本振信號,所以需要設計8.7GHz-8.8GHz功分器。其仿真模型及仿真結果如圖3,圖4所示。由仿真結果可見,該功分器較好地完成了設計任務。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 一種用DDS激勵PLL的X波段頻率合成器的設計方案
- 直接數字頻率合成技術(DDS+PLL) 42次下載
- TGA4512-SM Ka波段驅動放大器的詳細數據手冊免費下載
- X波段間接式頻率綜合器的方案分析 4次下載
- Ka波段接收前端的設計方案 5次下載
- 基于DDS的短波射頻頻率源設計方案解析 19次下載
- 基于DDS驅動PLL結構的寬帶頻率合成器的設計與實現 9次下載
- 基于DDS+PLL的X—Band信號源設計方案 4次下載
- 一種基于DDS的S波段頻率源設計 27次下載
- DDS-PLL組合跳頻頻率合成器 0次下載
- DDS-PLL組合跳頻頻率合成器 43次下載
- 一種X波段頻率合成器的設計方案 39次下載
- 基于FPGA 的新的DDS+PLL時鐘發生器
- 采用DDS+PLL技術實現的L波段頻率合成器
- DDS PLL短波頻率合成器設計
- 咨詢應用工程師:PLL頻率合成器 1226次閱讀
- 單芯片直接數字頻率合成與模擬PLL的比較 1930次閱讀
- 基于鎖相環(PLL)的頻率合成器設計 4312次閱讀
- 如何擴展DDS頻率上限和改善DDS雜散電平的問題 7044次閱讀
- 電磁波波段命名的由來 3909次閱讀
- FPGA的LS波段寬帶步進頻率信號源設計方法探討 3374次閱讀
- 如何解決數據頻率合成器DDS中的噪聲干擾 5984次閱讀
- 基于DDS驅動PLL結構的Ka波段頻率綜合器詳細教程 2916次閱讀
- Ka波段并聯電感銷釘LTCC濾波器教程講解 2639次閱讀
- 波段開關的結構和原理及用途介紹 2.7w次閱讀
- dds信號發生器功能及原理 1.2w次閱讀
- 基于ADF4106的鎖相環頻率器研究與設計 2122次閱讀
- 基于單片機與FPGA的直接頻率數字合成器的設計方案 2531次閱讀
- 基于共模扼流圈的高速CCD驅動電路設計方案 3726次閱讀
- 基于DDS芯片和集成鎖相芯片構成的寬頻合成器設計 2865次閱讀
下載排行
本周
- 1DC電源插座圖紙
- 0.67 MB | 2次下載 | 免費
- 2AN158 GD32VW553 Wi-Fi開發指南
- 1.51MB | 2次下載 | 免費
- 3AN148 GD32VW553射頻硬件開發指南
- 2.07MB | 1次下載 | 免費
- 4AN111-LTC3219用戶指南
- 84.32KB | 次下載 | 免費
- 5AN153-用于電源系統管理的Linduino
- 1.38MB | 次下載 | 免費
- 6AN-283: Σ-Δ型ADC和DAC[中文版]
- 677.86KB | 次下載 | 免費
- 7SM2018E 支持可控硅調光線性恒流控制芯片
- 402.24 KB | 次下載 | 免費
- 8AN-1308: 電流檢測放大器共模階躍響應
- 545.42KB | 次下載 | 免費
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費
- 2免費開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 138次下載 | 1 積分
- 3基于STM32單片機智能手環心率計步器體溫顯示設計
- 0.10 MB | 130次下載 | 免費
- 4使用單片機實現七人表決器的程序和仿真資料免費下載
- 2.96 MB | 44次下載 | 免費
- 53314A函數發生器維修手冊
- 16.30 MB | 31次下載 | 免費
- 6美的電磁爐維修手冊大全
- 1.56 MB | 24次下載 | 5 積分
- 7如何正確測試電源的紋波
- 0.36 MB | 17次下載 | 免費
- 8感應筆電路圖
- 0.06 MB | 10次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191367次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評論