74LS273簡析
74LS273是8位數據/地址鎖存器,他是一種帶清除功能的8D觸發器74LS273管腳圖功能表等資料。
74LS373是三態輸出的八D鎖存器,共有54S373和74LS373兩種線路。373 的輸出端 Q0~Q7 可直接與總線相連。當鎖存允許端LE為高電平時,Q 隨數據D而變。
當LE為低電平時,D 被鎖存在已建立的數據電平。當LE端施密特觸發器的輸入滯后作用,使交流和直流噪聲抗擾度被改 400mV。
74ls273引腳圖與管腳功能
74LS273是8位數據/地址鎖存器,他是一種帶清除功能的8D觸發器,下面我介紹一下他的管腳圖功能表等資料。
?。?).1腳是復位CLR,低電平有效,當1腳是低電平時,輸出腳2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部輸出0,即全部復位;
?。?)。當1腳為高電平時,11(CLK)腳是鎖存控制端,并且是上升沿觸發鎖存,當11腳有一個上升沿,立即鎖存輸入腳3、4、7、8、13、14、17、18的電平狀態,并且立即呈現在在輸出腳2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)上。
74ls273簡析
1D~8D為數據輸入端,1Q~8Q為數據輸出端,正脈沖觸發,低電平清除,常用作8位地址鎖存器。
單片機系統中常用的地址鎖存器芯片74LS373以及coms的74hc373。是帶三態緩沖輸出的8D觸發器,其引腳圖與結構原理圖、電路連接圖如下:
74LS373引腳圖,內部結構原理圖電路連接圖
EG功 能
00直通Qi = Di
01保持(Qi保持不變)
1X輸出高阻
74LS373功能表
E G D Q
L H H H
L H L L
L L X Q
上表是74LS373的真值表,表中:
L——低電平;
H——高電平;
X——不定態;
Q0——建立穩態前Q的電平;
G——輸入端,與8031ALE連高電平:暢通無阻低電平:關門鎖存。圖中OE——使能端,接地。
當G=“1”時,74LS373輸出端1Q—8Q與輸入端1D—8D相同;
當G為下降沿時,將輸入數據鎖存。
74LS273與74LS373的區別
74LS273 是 帶公共時鐘復位八D觸發器
74LS373 是 三態同相八D鎖存器
273與373的引腳排列是相同的,唯一的差別是兩者1、11腳的功能不同。對273
(1).1腳是復位CLR,低電平有效,當1腳是低電平時,輸出腳2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部輸出0,即全部復位;
?。?)。當1腳為高電平時,11(CLK)腳是鎖存控制端,并且是上升沿觸發鎖存,當11腳有一個上升沿,立即鎖存輸入腳3、4、7、8、13、14、17、18的電平狀態,并且立即呈現在在輸出腳2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)上對373:
(1).1腳是輸出使能(OE),是低電平有效,當1腳是高電平時,不管輸入3、4、7、8、13、14、17、18如何,也不管11腳(鎖存控制端,G)如何,輸出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈現高阻狀態(或者叫浮空狀態);
?。?)。當1腳是低電平時,只要11腳(鎖存控制端,G)上出現一個下降沿,輸出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈現輸入腳3、4、7、8、13、14、17、18的狀態。所以,如果分別用273和373來作為單片機的地址存器的話,對273來說,1(CLR)腳必須接高電平,ALE信號經過反相后接11腳(因為單片機的ALE信號是以下降沿方式出現)對373來說,1腳接低電平,保證使能,11腳直接接單片機的ALE信號.