為了盡量減小單板設(shè)計的串?dāng)_問題,PCB設(shè)計完成之后一般要對線間距3W規(guī)則進(jìn)行一次規(guī)則檢查。
一般的處理方法是直接設(shè)置線與線的間距規(guī)則,但是這種方法的一個弊端是差分線間距(間距設(shè)置大小不滿足3W規(guī)則的設(shè)置)也會DRC報錯,產(chǎn)生很多DRC報告,難以分辨,如下圖所示。
如何解決這個問題呢?可以利用Altium Designer的高級規(guī)則編輯功能、利用PADS的設(shè)計規(guī)則、利用Allegro、Mentor等對差分線進(jìn)行過濾。
01
利用Altium Designer ……
(1)按快捷鍵“DR”,進(jìn)入PCB規(guī)則及約束編輯器,新建一個間距規(guī)則,并把優(yōu)先級設(shè)置到第一位。
(2)如圖下圖規(guī)則設(shè)置,在“Where The First Object Matches”處選擇“Custom Query”,進(jìn)入用戶自定義界面,然后再選擇“查詢助手......”,自定義幫助菜單。
(3)PCB規(guī)則及約束編輯器中存在高級工具菜單欄,包含“+”“-”“*”等。
這些可用于編輯高級規(guī)則,這其實和編寫C語言代碼類似。由于高級代碼的使用頻率較低,在此不做說明,如果讀者想了解可以參考Altium Designer的官方文檔,弄清楚每一個代碼的含義再進(jìn)行編輯。
在此,在自定義代碼編輯框中輸入“istrack>(InDifferentialPairClass('All Differential Pairs'))”,表示的含義是不包含差分走線的導(dǎo)線。
(4)在“Where The Second Object Matches”處適配“IsTrack”,那么整個規(guī)則的含義表述為除了差分線之外的導(dǎo)線和導(dǎo)線之間的距離。
(5)按快捷鍵“TDR”,重新運行DRC,可以得到下圖所示的走線間距規(guī)則的結(jié)果,差分線之間的間距只有8.6mil,不滿足設(shè)計的3W規(guī)則12mil,但是不再進(jìn)行報錯。
02
利用PADS ……
第一步:右鍵選擇網(wǎng)絡(luò):
第二步:顯示規(guī)則:
第三步:選擇安全間距:
第四步:修改規(guī)則:
完成后重新灌銅,就不會再出現(xiàn)DRC了。
03
利用Allegro ……
Allegro里面,如果設(shè)置了Space約束(比如diff的3w規(guī)則),或者默認(rèn)的space數(shù)值大于Primary,就需要添加一個參數(shù),負(fù)責(zé)差分正負(fù)之間也會按照3w規(guī)則報drc,解決方法有兩個。
方法1:
約束管理器里面,點擊Physical---Physical Constraint Set---All Layers,把Min Line Spaceing的數(shù)值改小,且必須小于Primary的數(shù)值即可。
方法2:
給差分添加一個Diffp_Min_Space的屬性,Value值小于Primary的數(shù)值即可。
04
利用Mentor ……
肯定會有網(wǎng)友詢問,除了以上三個常用軟件,Mentor如何對線間距3W規(guī)則進(jìn)行規(guī)則檢查?Mentor軟件比較智能,會自動識別差分正負(fù)之間的間距和差分對與差分對之間的3w,即:利用規(guī)則推動設(shè)計。
你常用哪種方法去檢查3W規(guī)則呢?如果還有更好的“招數(shù)”,可以文段后討論哦~
-
pcb
+關(guān)注
關(guān)注
4365文章
23477瀏覽量
409125 -
altium
+關(guān)注
關(guān)注
48文章
978瀏覽量
120081 -
DRC
+關(guān)注
關(guān)注
2文章
155瀏覽量
37078
原文標(biāo)題:如何用AD、PADS、Allegro、Mentor?對3W規(guī)則進(jìn)行檢查?
文章出處:【微信號:eda365wx,微信公眾號:EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
ANT8112 3W,D類單通道音頻功率放大器中文手冊
知識點積累——什么是3W原則和20H原則?
芯片設(shè)計中的設(shè)計規(guī)則檢查
Jtti:常用的網(wǎng)絡(luò)質(zhì)量監(jiān)控方法有哪些
求推薦與TPA6205A1管腳兼容的,并且3W以上的功放芯片?
瑞薩電子FemtoClock 3W時鐘解決方案解析

評論