女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA中乘法器的原理分析

454398 ? 來源:科學計算technomania ? 作者:貓叔 ? 2020-09-27 15:12 ? 次閱讀

作者:貓叔

FPGA中乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale中是27x18,我們可以通過調(diào)IP Core的方式或者原語的方式來進行乘法操作。在里面可以設置有符號還是無符號數(shù)乘法。

FPGA中乘法器的原理分析



當然,我們也可以直接使用*符合來進行乘法,對于無符號的乘法

reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* use_dsp48="yes" *)
output reg[15:0] u_res;

always @ ( posedge clk ) begin 
    if(rst)
        u_res <= 'b0;
    else
        u_res <= ubyte_a * ubyte_b;
end

有符號乘法可以在Verilog中使用signed來標注。

reg signed [7:0] byte_a;
reg signed [7:0] byte_b;
(* use_dsp48="yes" *)
reg signed [15:0] res;

always @ ( posedge clk ) begin 
    if(rst)
        res <= 'b0;
    else
        res <= byte_a * byte_b;
end

當然我們也要理解有符號數(shù)乘法的原理,其實就是擴位乘法,把高位都補充為符號位。

有符號數(shù)乘法:

reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* use_dsp48="yes" *)
reg [15:0] res_manul;

always @ ( posedge clk ) begin
    if(rst)
        res_manul <= 'b0;
    else
        res_manul <= {{8{byte_a[7]}},ubyte_a} * {{8{ubyte_b[7]}},ubyte_b};
end

關于乘法輸出的位寬,我們知道,兩個8bits的無符號數(shù)乘法,結(jié)果的位寬是16bits,但對于兩個8bits有符號數(shù)的乘法,只要兩個數(shù)不同時為-128,即二進制0b1000_0000,那么輸出結(jié)果的高兩位都是符號位,我們只需要取低15bits即可。因此,如果我們可以保證兩個輸入的乘數(shù)不會同時為有符號數(shù)所能表示的負數(shù)最小值,那么乘法結(jié)果的高兩位都是符號位,只取其中一位即可。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    556

    文章

    8151

    瀏覽量

    355805
  • FPGA
    +關注

    關注

    1644

    文章

    21993

    瀏覽量

    615295
  • 乘法器
    +關注

    關注

    9

    文章

    211

    瀏覽量

    37867
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    MAX2046高增益矢量乘法器技術(shù)手冊

    MAX2045/MAX2046/MAX2047低成本全集成矢量乘法器用來改變RF信號的幅值與相位。各款器件分別為UMTS (MAX2045)、DCS/PCS (MAX2046)或蜂窩/GSM (MAX2047)頻段而優(yōu)化。這些器件都具有差分RF輸入與輸出。
    的頭像 發(fā)表于 04-09 10:10 ?251次閱讀
    MAX2046高增益矢量<b class='flag-5'>乘法器</b>技術(shù)手冊

    ADL5390 RF矢量乘法器技術(shù)手冊

    ADL5390矢量乘法器由一對匹配的寬帶可變增益放大器組成,二者輸出相加,每個放大器具有單獨的線性幅度增益控制。如果兩個輸入RF信號正交,則可以將該矢量乘法器配置為矢量調(diào)制器,或?qū)⒃鲆婵刂埔_用作
    的頭像 發(fā)表于 04-09 10:02 ?265次閱讀
    ADL5390 RF矢量<b class='flag-5'>乘法器</b>技術(shù)手冊

    ADA-28F00WG乘法器Marki

    ADA-28F00WG是一種高性能的模擬乘法器,能夠?qū)蓚€輸入信號(電壓或電流)進行乘法運算,并輸出其結(jié)果。ADA-28F00WG乘法器采用高質(zhì)量材料制造,并結(jié)合了最新的肖特基二極管和MMIC技術(shù)
    發(fā)表于 02-12 09:25

    求助,LMX2572LP參考時鐘路徑乘法器MULT的輸入頻率范圍問題求解

    在lmx2572LP的參考時鐘輸入路徑,有一個乘法器MULT,其輸入頻率范圍在手冊描述為10Mhz~40MHz。當我在TICS Pro軟件中進行配置時,這個乘法器提示我“Maxi
    發(fā)表于 11-08 11:36

    MPY634做基本乘法器遇到的疑問求解

    我是按圖所接.X2,Y2直接接地.但是乘法器輸出波形會跳.示波器是用直流偶合.DC一時是正的一時是負的.怎么回事?
    發(fā)表于 09-25 06:06

    請問如何用VCA810實現(xiàn)模擬乘法器

    我在《德州儀器高性能單片機和模擬器件在高校的應用和選型指南》中看見,書中說VCA810可以做為模擬乘法器使用,但是應用手冊里的公式卻不是V0=VC*Vin,而是一個帶指數(shù)向的公式,所以我很好
    發(fā)表于 09-23 07:11

    請問VCA822做成四象限乘法器的帶寬是多少?

    如題,根據(jù)VCA822數(shù)據(jù)手冊的四象限乘法器的原理圖,該電路的帶寬能達到多少?
    發(fā)表于 09-11 06:12

    CDCS504-Q1時鐘緩沖器和時鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCS504-Q1時鐘緩沖器和時鐘乘法器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-23 10:35 ?0次下載
    CDCS504-Q1時鐘緩沖器和時鐘<b class='flag-5'>乘法器</b>數(shù)據(jù)表

    CDCVF25084時鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCVF25084時鐘乘法器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 11:33 ?0次下載
    CDCVF25084時鐘<b class='flag-5'>乘法器</b>數(shù)據(jù)表

    CDCF5801A具有延遲控制和相位對準的時鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCF5801A具有延遲控制和相位對準的時鐘乘法器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 10:56 ?0次下載
    CDCF5801A具有延遲控制和相位對準的時鐘<b class='flag-5'>乘法器</b>數(shù)據(jù)表

    CDCF5801時鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCF5801時鐘乘法器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 10:37 ?1次下載
    CDCF5801時鐘<b class='flag-5'>乘法器</b>數(shù)據(jù)表

    CDCE906 PLL頻率合成器/乘法器/分頻器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCE906 PLL頻率合成器/乘法器/分頻器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 09:30 ?0次下載
    CDCE906 PLL頻率合成器/<b class='flag-5'>乘法器</b>/分頻器數(shù)據(jù)表

    CDCS503帶可選SSC的時鐘緩沖器/時鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCS503帶可選SSC的時鐘緩沖器/時鐘乘法器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 09:18 ?0次下載
    CDCS503帶可選SSC的時鐘緩沖器/時鐘<b class='flag-5'>乘法器</b>數(shù)據(jù)表

    CDCE706可編程3-PLL時鐘合成器/乘法器/分頻器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCE706可編程3-PLL時鐘合成器/乘法器/分頻器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 09:16 ?0次下載
    CDCE706可編程3-PLL時鐘合成器/<b class='flag-5'>乘法器</b>/分頻器數(shù)據(jù)表

    請問帶有乘法器的信號鏈噪聲帶寬如何確定?

    有一個信號鏈路,前級運放設置的帶寬是100K-110K,增益為10倍,輸入信號也在這個帶寬內(nèi),然后后面經(jīng)過一個乘法器,將信號頻譜搬移到0-10K這個帶寬內(nèi),后級放大電路的帶寬也設置到0-10K,增益設置為10倍,那么假設最前端輸入電壓噪聲密度為10nV/sqrt(Hz),輸出電壓噪聲應為多少呢?
    發(fā)表于 08-15 08:00
    主站蜘蛛池模板: 繁峙县| 且末县| 河北区| 喀什市| 开远市| 毕节市| 建瓯市| 鹰潭市| 略阳县| 三台县| 舒兰市| 双峰县| 泉州市| 桐梓县| 阿巴嘎旗| 宜州市| 乌兰察布市| 衡东县| 吴忠市| 彰武县| 靖安县| 宜州市| 广州市| 富平县| 万荣县| 吉安市| 怀化市| 成都市| 大理市| 黔东| 昆明市| 乌苏市| 柏乡县| 四子王旗| 奈曼旗| 抚顺市| 新民市| 油尖旺区| 西乌珠穆沁旗| 社旗县| 辰溪县|