女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳細(xì)解讀FPGA復(fù)位的重點(diǎn)

454398 ? 來(lái)源: 科學(xué)計(jì)算technomania ? 作者:貓叔 ? 2020-11-18 17:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇文章參考Xilinx White Paper:Get Smart About Reset: Think Local, Not Global

在沒(méi)看這篇文章前,回想一下平時(shí)我們常用的復(fù)位方式:
① 首先,上電后肯定是要復(fù)位一下,不然仿真時(shí)會(huì)出現(xiàn)沒(méi)有初值的情況;
② 最好有個(gè)復(fù)位的按鍵,在調(diào)試時(shí)按一下復(fù)位鍵就可以全局復(fù)位了;
③ 也許是同步復(fù)位,也許是異步復(fù)位,不同的工程師可能有不同的方案。

但如果認(rèn)真看了Xilinx的White Paper,就會(huì)對(duì)復(fù)位有了新的認(rèn)識(shí)。

我們把White Paper的內(nèi)容總結(jié)為下面4個(gè)問(wèn)題:
① 需不需要復(fù)位?
② 同步復(fù)位 or 異步復(fù)位?
③ 高復(fù)位 or 低復(fù)位?
④ 全局復(fù)位 or 局部復(fù)位?怎么用?

1. 需不需要復(fù)位?

看到這個(gè)問(wèn)題,可能很多同學(xué)會(huì)有點(diǎn)懵,怎么可能不需要復(fù)位?其實(shí)Xilinx FPGA在系統(tǒng)上電配置時(shí),會(huì)有一個(gè)GSR(Global Set/Reset)的信號(hào),這個(gè)信號(hào)有以下幾個(gè)特點(diǎn):
? 預(yù)布線
? 高扇出
? 可靠的

這個(gè)信號(hào)可初始化所有的cell,包括所有的Flip-Flop和BRAM。


如果我們?cè)诔绦蚶镉米约荷傻膹?fù)位信號(hào),也只能復(fù)位Flip-Flop。

這個(gè)GSR信號(hào)我們可以在程序中通過(guò)實(shí)例化STARTUP直接調(diào)用,但Xilinx并不推薦這么使用。


主要原因是FPGA會(huì)把像系統(tǒng)復(fù)位這種高扇出的信號(hào)放到高速布線資源上,這比使用GSR要快,而且更容易進(jìn)行時(shí)序分析。

雖然有GSR,但這并不是說(shuō)要避免使用復(fù)位信號(hào),以下兩種情況就必須要加復(fù)位:

? 帶有反饋的模塊,比如IIR這種濾波器和狀態(tài)機(jī),當(dāng)狀態(tài)跑飛了,就需要復(fù)位一下


? 應(yīng)用過(guò)程中需要復(fù)位的寄存器

這個(gè)就具體看是什么應(yīng)用了,我們公司的很多寄存器都需要在調(diào)試過(guò)程中需要經(jīng)常復(fù)位,像這種復(fù)位就是必須的了。

所以,需不需要復(fù)位完全看設(shè)計(jì)。這里多提一點(diǎn),時(shí)序收斂也是一樣,主要看設(shè)計(jì),而不是約束。

2. 同步復(fù)位 or 異步復(fù)位?

在HDL中,如果敏感列表中不包含rst,會(huì)被綜合成同步復(fù)位:

always @ ( posedge clk )
begin
    if(rst)
        ...
end

如果敏感列表中包含rst,則會(huì)被綜合成異步復(fù)位:

always @ ( posedge clk or posedge rst)
begin
    ...
end

同步復(fù)位的好處,不言而喻,有利于時(shí)序分析,降低亞穩(wěn)態(tài)的幾率,避免毛刺。

同步信號(hào)的缺點(diǎn):
? 復(fù)位信號(hào)有效電平持續(xù)時(shí)間必須大于時(shí)鐘周期,不然時(shí)鐘可能采不到復(fù)位
? 在沒(méi)有時(shí)鐘的時(shí)候無(wú)法復(fù)位

也有很多同學(xué)會(huì)說(shuō)同步復(fù)位會(huì)需要額外的資源,但對(duì)于Xilinx的FPGA,是沒(méi)有這個(gè)問(wèn)題的,具體原因后面講。

對(duì)于異步復(fù)位,好處就是同步復(fù)位的反方面:脈沖寬度沒(méi)有限制,沒(méi)有時(shí)鐘也可以復(fù)位。

缺點(diǎn)就是異步電路,容易引起亞穩(wěn)態(tài),產(chǎn)生毛刺,不利于時(shí)序分析,而且不同觸發(fā)器的復(fù)位時(shí)間可能不同。下面這個(gè)圖中,在A時(shí)刻接收到復(fù)位信號(hào)拉低的FF可以在下一個(gè)時(shí)鐘上升沿時(shí)就釋放復(fù)位狀態(tài),但C時(shí)刻接收到復(fù)位信號(hào)拉低的FF則在下下個(gè)時(shí)鐘上升沿時(shí)才能釋放復(fù)位狀態(tài)。


按照White Paper上所講,99.99%的概率這種情況都不會(huì)發(fā)生,但如果你剛好碰到一次這種現(xiàn)象,那你就是那0.01%。

下面我們來(lái)舉一個(gè)例子來(lái)說(shuō)明同步復(fù)位和異步復(fù)位,F(xiàn)PGA為V7,代碼如下:

module rst_demo(
 input clk,
 input rst1,
 input rst2,
 input in1,
 input in2,
 output reg out1,
 output reg out2);

 always @ ( posedge clk )
 begin
    if(rst1)
        out1 <= 1'b0;
    else
        out1 <= in1;
 end

 always @ ( posedge clk or posedge rst2 )
 begin
    if(rst2)
        out2 <= 1'b0;
    else
        out2 <= in2;
 end

 endmodule

綜合后的schematic如下圖:


可以看出來(lái),同步復(fù)位和異步復(fù)位都是占用一個(gè)Storage Element,我們?cè)谥暗囊黄恼轮兄v過(guò)Storage Element可以配置為L(zhǎng)atch,同樣的,也可以配置為FDRE和FDCE,而且在7Series手冊(cè)中也并未提到配置成FDRE或FDCE時(shí)是否會(huì)占用更多資源(比如,7Series的FPGA中,一個(gè)Slice中有8個(gè)Storage Element,如果其中一個(gè)被配置成了Latch,那有4個(gè)Storage Element是不能用的),因此在Xilinx的FPGA中,同步復(fù)位和異步復(fù)位在資源占用上,并沒(méi)有區(qū)別。

3. 高復(fù)位 or 低復(fù)位?

很多處理器上的復(fù)位都是低復(fù)位,這也導(dǎo)致了很多同學(xué)在使用復(fù)位信號(hào)時(shí)也習(xí)慣使用低復(fù)位了。但從我們上一節(jié)所講中可以看出,無(wú)論是同步復(fù)位還是異步復(fù)位,復(fù)位信號(hào)都是高有效,如果采用低復(fù)位,還需要增加一個(gè)反相器。

如果接收到其他處理器發(fā)過(guò)來(lái)的低有效復(fù)位信號(hào),我們最好在頂層模塊中翻轉(zhuǎn)復(fù)位信號(hào)的極性,這樣做可以將反相器放入IO Logic中,不會(huì)占用FPGA內(nèi)部的邏輯資源和布線資源。

這里多補(bǔ)充一點(diǎn),如果使用Zynq和Microblaze,則Reset模塊默認(rèn)是低復(fù)位,我們可以手動(dòng)設(shè)置為高復(fù)位。

4. 全局復(fù)位 or 局部復(fù)位?怎么用?

我們對(duì)復(fù)位常用的做法是將系統(tǒng)中的每個(gè)FF都連接到某個(gè)復(fù)位信號(hào),但這樣就造成了復(fù)位信號(hào)的高扇出,高扇出就容易導(dǎo)致時(shí)序的違規(guī)。而且全局復(fù)位占用的資源比我們想象中要高的多:

? 布線資源占用
? 其他網(wǎng)絡(luò)的布線空間就相應(yīng)減少
? 可能會(huì)降低系統(tǒng)性能
? 增加布線時(shí)間
? 邏輯資源占用
? 占用FF作為專門(mén)的復(fù)位電路
? 如果該復(fù)位信號(hào)還受其他信號(hào)控制,會(huì)導(dǎo)致FF的輸入前增加門(mén)電路
? 會(huì)增加整個(gè)設(shè)計(jì)的size
? 增加的邏輯資源會(huì)影響系統(tǒng)性能
? 增加布局布線時(shí)間
? 全局復(fù)位不會(huì)使用像SRL16E這種高效結(jié)構(gòu)
? 在LUT中SRL16E可當(dāng)作16個(gè)FF
? 這些Virtual FF不支持復(fù)位
? 增加設(shè)計(jì)的size,并降低系統(tǒng)性能
? 增加布局布線時(shí)間

因此,Xilinx推薦盡量使用局部復(fù)位的方式,前面我們也講到然同步復(fù)位和異步復(fù)位都多多少少有些問(wèn)題,那有沒(méi)有一種方式可以結(jié)合同步復(fù)位和異步復(fù)位的優(yōu)點(diǎn)?當(dāng)然有,就是異步復(fù)位,同步釋放。這種方法可以將兩者結(jié)合起來(lái),取長(zhǎng)補(bǔ)短。如下圖所示,所謂異步復(fù)位,就是輸入的復(fù)位信號(hào)仍然是異步的,這樣可以保證復(fù)位信號(hào)能夠起效;而同步釋放是指當(dāng)復(fù)位信號(hào)釋放時(shí),輸出的sys_rst并不是立即變化,而且被FF延遲了一個(gè)時(shí)鐘周期,這樣讓復(fù)位和時(shí)鐘同步起來(lái)。


圖中的Verilog代碼如下:

module rst_demo(
 input      clk, 
 input      rst_async, 
 (* keep = "true" *)
 output  reg  rst_module1 = 0,
 (* keep = "true" *)
 output  reg  rst_module2 = 0
    );

reg         sys_rst;
reg         rst_r;

always @(posedge clk or posedge rst_async) begin
    if (rst_async) begin
        rst_r <= 1'b1;
    end
    else begin
        rst_r <= 1'b0;
    end
end

always @(posedge clk or posedge rst_async) begin
    if (rst_async) begin
        sys_rst <= 1'b1;
    end
    else begin
        sys_rst <= rst_r;
    end
end

always @ ( posedge clk ) begin
    rst_module1 <= sys_rst;
    rst_module2 <= sys_rst;
end

endmodule

綜合后的schematic如下圖:


異步復(fù)位模塊輸出的sys_rst通過(guò)n個(gè)D觸發(fā)器后輸出給n個(gè)模塊,當(dāng)做模塊的復(fù)位信號(hào)。

總結(jié)

在使用復(fù)位信號(hào)時(shí),考慮這個(gè)寄存器需不需要在運(yùn)行過(guò)程中進(jìn)行復(fù)位,如果只需要上電后復(fù)位一次,那只需在定義時(shí)寫(xiě)上初值即可,無(wú)需使用其他復(fù)位信號(hào);在Xilinx的FPGA中盡量使用高有效的復(fù)位信號(hào),采用異步復(fù)位同步釋放的方式,并且要將復(fù)位信號(hào)局部化,避免使用高扇出的全局復(fù)位。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22021

    瀏覽量

    617256
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5432

    瀏覽量

    124121
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2184

    瀏覽量

    124950
  • 復(fù)位信號(hào)
    +關(guān)注

    關(guān)注

    0

    文章

    67

    瀏覽量

    6563
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【高云GW5AT-LV60 開(kāi)發(fā)套件試用體驗(yàn)】代碼解讀-點(diǎn)燈實(shí)驗(yàn)

    這篇文章解讀一下開(kāi)發(fā)板的第一個(gè)demo,這個(gè)demo是個(gè)點(diǎn)燈demo,通過(guò)這個(gè)demo可以讓小白了解高云開(kāi)發(fā)的基本過(guò)程,所以也是非常重要的,如果之前完全沒(méi)用過(guò)高云的產(chǎn)品,通過(guò)學(xué)習(xí)這篇文章可以快速
    發(fā)表于 05-17 20:23

    復(fù)位電路的作用、控制方式和類型

    復(fù)位電路也是數(shù)字邏輯設(shè)計(jì)中常用的電路,不管是 FPGA 還是 ASIC 設(shè)計(jì),都會(huì)涉及到復(fù)位,一般 FPGA或者 ASIC 的復(fù)位需要我們自
    的頭像 發(fā)表于 03-12 13:54 ?2223次閱讀
    <b class='flag-5'>復(fù)位</b>電路的作用、控制方式和類型

    做APPSFPGA的vhdl源碼,fpga如何修改pgen送數(shù)據(jù)到數(shù)據(jù)總線然后復(fù)位

    有人在做 APPSFPGA的 vhdl 源碼嗎,我剛開(kāi)始接觸 fpga 如何修改 pgen 送數(shù)據(jù) 到數(shù)據(jù)總線 然后 復(fù)位 ,有大佬可以指點(diǎn)一下嗎
    發(fā)表于 02-21 06:01

    FPGA復(fù)位的8種技巧

    FPGA 設(shè)計(jì)中,復(fù)位起到的是同步信號(hào)的作用,能夠?qū)⑺械拇鎯?chǔ)元件設(shè)置成已知狀態(tài)。在數(shù)字電路設(shè)計(jì)中,設(shè)計(jì)人員一般把全局復(fù)位作為一個(gè)外部引腳來(lái)實(shí)現(xiàn),在加電的時(shí)候初始化設(shè)計(jì)。全局復(fù)位
    的頭像 發(fā)表于 11-16 10:18 ?1130次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>復(fù)位</b>的8種技巧

    復(fù)位電路的設(shè)計(jì)問(wèn)題

    前言 最近看advanced fpga 以及fpga設(shè)計(jì)實(shí)戰(zhàn)演練中有講到復(fù)位電路的設(shè)計(jì),才知道復(fù)位電路有這么多的門(mén)道,而不是簡(jiǎn)單的外界信號(hào)輸入系統(tǒng)復(fù)
    的頭像 發(fā)表于 11-15 11:13 ?519次閱讀
    <b class='flag-5'>復(fù)位</b>電路的設(shè)計(jì)問(wèn)題

    4G模組加解密藝術(shù):通用函數(shù)的深度解讀

    今天是對(duì)加解密通用函數(shù)的深度解讀,我將詳細(xì)講解,建議收藏,不可錯(cuò)過(guò)。
    的頭像 發(fā)表于 11-12 09:58 ?609次閱讀
    4G模組加解密藝術(shù):通用函數(shù)的深度<b class='flag-5'>解讀</b>

    復(fù)位電路的電容多大的 復(fù)位電路設(shè)計(jì)類型有哪幾種

    復(fù)位電路是電子系統(tǒng)中的一個(gè)關(guān)鍵部分,它確保系統(tǒng)在啟動(dòng)或發(fā)生故障時(shí)能夠正確地初始化。復(fù)位電路的設(shè)計(jì)取決于多種因素,包括系統(tǒng)的復(fù)雜性、所需的復(fù)位時(shí)間、以及是否需要上電復(fù)位(Power-On
    的頭像 發(fā)表于 10-21 10:24 ?989次閱讀

    復(fù)位電路靜電整改案例分享(一)——交換機(jī)復(fù)位電路

    ? ?復(fù)位電路靜電整改案例分享(一)——交換機(jī)復(fù)位電路 一、摘要 復(fù)位電路可確保電路在啟動(dòng)時(shí)處于可控的狀態(tài),避免上電造成的未知問(wèn)題。復(fù)位電路通常由一個(gè)
    的頭像 發(fā)表于 10-19 14:56 ?930次閱讀
    <b class='flag-5'>復(fù)位</b>電路靜電整改案例分享(一)——交換機(jī)<b class='flag-5'>復(fù)位</b>電路

    復(fù)位電路介紹 復(fù)位電路的原理及作用

    復(fù)位電路(Reset Circuit)是現(xiàn)代電子設(shè)備中常見(jiàn)的一種關(guān)鍵電路,它用于確保在正確的時(shí)間和條件下將系統(tǒng)恢復(fù)到初始狀態(tài)。復(fù)位電路的設(shè)計(jì)和應(yīng)用對(duì)于保障電子系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。 一、復(fù)位
    的頭像 發(fā)表于 10-18 16:44 ?7356次閱讀

    單片機(jī)異常復(fù)位的原因

    單片機(jī)異常復(fù)位是指單片機(jī)在正常工作過(guò)程中,非預(yù)期地返回到初始狀態(tài)或重啟。這種異常復(fù)位現(xiàn)象可能由多種因素引起,以下是對(duì)單片機(jī)異常復(fù)位原因的詳細(xì)分析:
    的頭像 發(fā)表于 10-17 17:56 ?2990次閱讀

    STM32復(fù)位電路用復(fù)位芯片和阻容復(fù)位電路區(qū)別

    STM32是一款廣泛使用的微控制器,其復(fù)位電路設(shè)計(jì)對(duì)于系統(tǒng)的穩(wěn)定性和可靠性至關(guān)重要。本文將詳細(xì)介紹STM32復(fù)位電路中使用復(fù)位芯片和阻容復(fù)位
    的頭像 發(fā)表于 08-06 10:26 ?2890次閱讀

    JK觸發(fā)器的置位和復(fù)位有什么區(qū)別

    JK觸發(fā)器的置位(Set)和復(fù)位(Reset)是其在數(shù)字電路中的兩種基本狀態(tài)控制功能,它們?cè)诓僮髟怼⑤斎霔l件以及觸發(fā)器輸出狀態(tài)的變化上有所區(qū)別。以下是對(duì)JK觸發(fā)器置位和復(fù)位詳細(xì)分析。
    的頭像 發(fā)表于 07-27 14:50 ?3921次閱讀

    復(fù)位電路為什么要加二極管

    復(fù)位電路中,二極管的加入主要出于幾個(gè)關(guān)鍵原因,這些原因涉及到電路的穩(wěn)定性、可靠性、以及保護(hù)機(jī)制等方面。以下是對(duì)復(fù)位電路為什么要加二極管的詳細(xì)解析。
    的頭像 發(fā)表于 07-24 15:45 ?1908次閱讀

    解讀MIPI A-PHY與車(chē)載Serdes芯片技術(shù)與測(cè)試

    上一期,《汽車(chē)芯片標(biāo)準(zhǔn)體系建設(shè)指南》技術(shù)解讀與功率芯片測(cè)量概覽中,我們給大家介紹了工信部印發(fā)的《汽車(chē)芯片標(biāo)準(zhǔn)體系建設(shè)指南》涉及到的重點(diǎn)芯片與測(cè)試領(lǐng)域解讀,本期繼續(xù)給大家做延展,我們解讀
    的頭像 發(fā)表于 07-24 10:14 ?4328次閱讀
    <b class='flag-5'>解讀</b>MIPI A-PHY與車(chē)載Serdes芯片技術(shù)與測(cè)試

    FPGA同步復(fù)位和異步復(fù)位

    FPGA(Field-Programmable Gate Array,現(xiàn)場(chǎng)可編程門(mén)陣列)中的復(fù)位操作是設(shè)計(jì)過(guò)程中不可或缺的一環(huán),它負(fù)責(zé)將電路恢復(fù)到初始狀態(tài),以確保系統(tǒng)的正確啟動(dòng)和穩(wěn)定運(yùn)行。在FPGA設(shè)計(jì)中,
    的頭像 發(fā)表于 07-17 11:12 ?2578次閱讀
    主站蜘蛛池模板: 临沭县| 博兴县| 如皋市| 枣强县| 鹿泉市| 望城县| 长汀县| 江油市| 晋中市| 东源县| 吴堡县| 门源| 安吉县| 许昌县| 宜宾市| 固阳县| 封开县| 吉木乃县| 富阳市| 安乡县| 绵竹市| 嵩明县| 黄平县| 邻水| 威海市| 中牟县| 资溪县| 方城县| 大同市| 肇东市| 克什克腾旗| 兴化市| 晋江市| 兰西县| 天峻县| 天柱县| 漳浦县| 裕民县| 华宁县| 宜丰县| 根河市|