女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA其實(shí)很簡(jiǎn)單?看完這篇文章你就明白了

454398 ? 2023-02-02 14:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 是一堆晶體管,你可以把它們連接(wire up)起來(lái)做出任何你想要的電路。它就像一個(gè)納米級(jí)面包板。使用 FPGA 就像芯片流片,但是你只需要買這一張芯片就可以搭建不一樣的設(shè)計(jì),作為交換,你需要付出一些效率上的代價(jià)。

從字面上講這種說(shuō)法并不對(duì),因?yàn)槟悴⒉恍枰剡B(rewire)FPGA,它實(shí)際上是一個(gè)通過(guò)路由網(wǎng)絡(luò)(routing network)連接的查找表 2D 網(wǎng)格,以及一些算術(shù)單元和內(nèi)存。FPGA 可以模擬任意電路,但它們實(shí)際上只是在模仿,就像軟件電路仿真器模擬電路一樣。這個(gè)答案不恰當(dāng)?shù)牡胤皆谟冢^(guò)分簡(jiǎn)化了人們實(shí)際使用 FPGA 的方式。接下來(lái)的兩個(gè)定義能更好地描述 FPGA。

電路模擬是 FPGA 的經(jīng)典主流用例,這也是 FPGA 最早出現(xiàn)的原因。FPGA 的關(guān)鍵在于硬件設(shè)計(jì)是用 HDL 形式編碼的,而且買一些便宜的硬件就可以得到和 ASIC 相同的效果。當(dāng)然,你不可能在 FPGA 和真正的芯片上使用完全相同的 Verilog 代碼,但至少它們的抽象范圍是一樣的。

這是與 ASIC 原型設(shè)計(jì)不同的一個(gè)用例。和電路仿真不同,計(jì)算加速是 FPGA 的新興用例。這也是微軟最近成功加速搜索和深度神經(jīng)網(wǎng)絡(luò)的原因。而且關(guān)鍵的是,計(jì)算實(shí)例并不依賴于 FPGA 和真正 ASIC 之間的關(guān)系:開(kāi)發(fā)人員針對(duì)基于 FPGA 的加速編寫的 Verilog 代碼不需要與用來(lái)流片的 Verilog 代碼有任何的相似性。

這兩種實(shí)例在編程、編譯器和抽象方面存在巨大差異。我比較關(guān)注后者,我將其稱為「計(jì)算 FPGA 編程」(computaTIonal FPGA programming)。我的論點(diǎn)是,目前計(jì)算 FPGA 的編程方法都借鑒了傳統(tǒng)的電路仿真編程模型,這是不對(duì)的。如果你想開(kāi)發(fā) ASIC 原型的話,Verilog 和 VHDL 都是正確的選擇。但如果目標(biāo)是計(jì)算的話,我們可以也應(yīng)該重新思考整個(gè)堆棧。

讓我們開(kāi)門見(jiàn)山地說(shuō)吧。FPGA 是一類很特殊的硬件,它用來(lái)高效執(zhí)行模擬電路描述的特殊軟件。FPGA 配置需要一些底層軟件——它是為了 ISA 編寫的程序。

可以用 GPU 做類比

深度學(xué)習(xí)區(qū)塊鏈盛行之前,有一段時(shí)間 GPU 是用來(lái)處理圖形的。在 21 世紀(jì)初,人們意識(shí)到他們?cè)谔幚頉](méi)有圖形數(shù)據(jù)的計(jì)算密集型任務(wù)時(shí),也會(huì)大量使用 GPU 作為加速器:GPU 設(shè)計(jì)師們已經(jīng)構(gòu)建了更通用的機(jī)器,3D 渲染只是其中一個(gè)應(yīng)用而已。

FPGA 的定義以及和 GPU 的類比

計(jì)算 FPGA 遵循了相同的軌跡。我們的想法是要多多使用這一時(shí)興的硬件,當(dāng)然不是為了電路仿真,而是利用適合電路執(zhí)行的計(jì)算模式,用類比的形式來(lái)看 GPU 和 FPGA。

為了讓 GPU 發(fā)展成今天的數(shù)據(jù)并行加速器,人們不得不重新定義 GPU 輸入的概念。我們過(guò)去常常認(rèn)為 GPU 接受奇特的、強(qiáng)烈的、特定領(lǐng)域的視覺(jué)效果描述。我們實(shí)現(xiàn)了 GPU 執(zhí)行程序,從而解鎖了它們真正的潛力。這樣的實(shí)現(xiàn)讓 GPU 的目標(biāo)從單個(gè)應(yīng)用域發(fā)展為整個(gè)計(jì)算域。

我認(rèn)為計(jì)算 FPGA 正處于類似的轉(zhuǎn)變中,現(xiàn)在還沒(méi)有針對(duì) FPGA 擅長(zhǎng)的基本計(jì)算模式的簡(jiǎn)潔描述。但它和潛在的不規(guī)則并行性、數(shù)據(jù)重用以及大多數(shù)靜態(tài)的數(shù)據(jù)流有關(guān)。

和 GPU 一樣,F(xiàn)PGA 也需要能夠體現(xiàn)這種計(jì)算模式的硬件抽象,Verilog 用于計(jì)算 FPGA 的問(wèn)題在于它在低級(jí)硬件抽象中效果不好,在高級(jí)編程抽象中的效果也不好。讓我們通過(guò)反證法想象一下,如果用 RTL(寄存器傳輸級(jí))取代這些角色會(huì)是什么樣。

甚至 RTL 專家可能也無(wú)法相信 Verilog 是可以高效開(kāi)發(fā)主流 FPGA 的方式。它不會(huì)把編程邏輯推向主流。對(duì)于經(jīng)驗(yàn)豐富的硬件黑客來(lái)說(shuō),RTL 設(shè)計(jì)似乎是友好而熟悉的,但它與軟件語(yǔ)言之間的生產(chǎn)力差距是不可估量的。

事實(shí)上,對(duì)現(xiàn)在的計(jì)算 FPGA 來(lái)說(shuō),Verilog 實(shí)際上就是 ISA。主要的 FPGA 供應(yīng)商工具鏈會(huì)將 Verilog 作為輸入,而高級(jí)語(yǔ)言的編譯器則將 Verilog 作為輸出。供應(yīng)商一般會(huì)對(duì)比特流格式保密,因此 Verilog 在抽象層次結(jié)構(gòu)中會(huì)處于盡可能低的位置。

把 Verilog 當(dāng)做 ISA 的問(wèn)題是它和硬件之間的距離太遠(yuǎn)了。RTL 和 FPGA 硬件之間的抽象差距是巨大的,從傳統(tǒng)角度講它至少要包含合成、技術(shù)映射以及布局布線——每一個(gè)都是復(fù)雜而緩慢的過(guò)程。因此,F(xiàn)PGA 上 RTL 編程的編譯 / 編輯 / 運(yùn)行周期需要數(shù)小時(shí)或數(shù)天,更糟糕的是,這是一個(gè)無(wú)法預(yù)測(cè)的過(guò)程,工具鏈的深層堆棧可能會(huì)掩蓋 RTL 中的改變,這可能會(huì)影響設(shè)計(jì)性能和能源特性。

好的 ISA 應(yīng)該直接展示底層硬件未經(jīng)修飾的真實(shí)情況。像匯編語(yǔ)言一樣,它其實(shí)不需要很方便編程。但也像匯編語(yǔ)言一樣,它的編譯速度需要非常快,而且結(jié)果可預(yù)測(cè)。如果想要構(gòu)建更高級(jí)的抽象和編譯器,就需要一個(gè)不會(huì)出現(xiàn)意外的低級(jí)目標(biāo)。而 RTL 不是這樣的目標(biāo)。

如果計(jì)算 FPGA 是特定類算法模式的加速器,那當(dāng)前的 FPGA 并不能理想地實(shí)現(xiàn)這一目標(biāo)。在這個(gè)游戲規(guī)則下能夠擊敗 FPGA 的新硬件類型,才可能帶來(lái)全新的抽象層次結(jié)構(gòu)。新的軟件棧應(yīng)該摒棄 FPGA 在電路仿真方面的遺留問(wèn)題,以及 RTL 抽象。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22022

    瀏覽量

    617457
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52417

    瀏覽量

    439549
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6025

    瀏覽量

    174891
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    389

    瀏覽量

    60987
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA調(diào)試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調(diào)試和測(cè)試FPGA設(shè)計(jì)的IP核,它允許設(shè)計(jì)者通過(guò)JTAG接口實(shí)時(shí)讀取和寫入FPGA內(nèi)部的寄存器,從而檢查設(shè)計(jì)的運(yùn)行狀態(tài)并修改其行為。VIO IP核提供
    的頭像 發(fā)表于 06-09 09:32 ?1091次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式之VIO/ILA的使用

    使用gpif designer fx2lp在CTL0中生成波形來(lái)連接FPGA 以便從FPGA獲取數(shù)據(jù),為什么不能正常工作?

    我想使用gpif designer fx2lp 在CTL0 中生成波形來(lái)連接FPGA 以便從FPGA 獲取數(shù)據(jù)。 它在 CTL0 的下降沿逐幀獲取數(shù)據(jù)。 每幀有 32 個(gè)脈沖,但是當(dāng)我這樣配置時(shí),它不能正常工作。 我不明白。 我
    發(fā)表于 05-06 13:01

    FPGA開(kāi)發(fā)板只需19.9元,配套十五期教學(xué)視頻和案例

    到今天為止,來(lái)到深圳,進(jìn)入到FPGA行業(yè)已經(jīng)超過(guò)10年,碼整整20年代碼——和大家一樣,白天10年,晚上10年......當(dāng)年學(xué)FPGA的邏輯很簡(jiǎn)單:智聯(lián)招聘上搜索,嵌入式工程師、硬
    的頭像 發(fā)表于 04-14 09:52 ?394次閱讀
    <b class='flag-5'>FPGA</b>開(kāi)發(fā)板只需19.9元,配套十五期教學(xué)視頻和案例

    看完這篇,SPI其實(shí)很簡(jiǎn)單嘛(可下載)

    ,為什么要弄那么多種總線?太難了一會(huì)I2C,一會(huì)SPI;一會(huì)內(nèi)部總線,一會(huì)外部總線碰到總線這樣的字眼,千萬(wàn)別急,通過(guò)接觸會(huì)發(fā)現(xiàn)都有各自的特點(diǎn)通過(guò)實(shí)踐才會(huì)真正理解這些總線的用途,那么我們今天就來(lái)聊一聊SPI
    發(fā)表于 03-26 14:29 ?2次下載

    FPGA直接驅(qū)動(dòng)DLP4710LC實(shí)現(xiàn)最簡(jiǎn)單的功能,可以實(shí)現(xiàn)嗎?

    您好,我購(gòu)買了DLP4710EVM-LC開(kāi)發(fā)套件,我需要用DLP4710LC自己開(kāi)發(fā)實(shí)現(xiàn)一個(gè)最簡(jiǎn)單的功能,能投影出一張圖片即可,我沒(méi)有買對(duì)應(yīng)的控制器,想用FPGA去實(shí)現(xiàn)此功能,我的思路是上位機(jī)將
    發(fā)表于 02-20 08:02

    現(xiàn)代中端FPGA的主要亮點(diǎn)

    FPGA 通常按照邏輯容量進(jìn)行分類,這種方式固然簡(jiǎn)單,但未能充分體現(xiàn)現(xiàn)代 FPGA 作為可更改的片上系統(tǒng)所能提供的豐富功能和資源。
    的頭像 發(fā)表于 01-23 13:52 ?710次閱讀

    使用IP核和開(kāi)源庫(kù)減少FPGA設(shè)計(jì)周期

    FPGA 開(kāi)發(fā)的目標(biāo)是按時(shí)、按質(zhì)交付項(xiàng)目。 然而,這一目標(biāo)說(shuō)起來(lái)簡(jiǎn)單,實(shí)現(xiàn)起來(lái)老費(fèi)勁。根據(jù)業(yè)內(nèi)最廣泛的調(diào)查之一,西門子威爾遜集團(tuán) 2022 年的調(diào)查(https
    的頭像 發(fā)表于 01-15 10:47 ?654次閱讀
    使用IP核和開(kāi)源庫(kù)減少<b class='flag-5'>FPGA</b>設(shè)計(jì)周期

    大多數(shù)FPGA的程序存儲(chǔ)器(FLASH)為什么都放在外面呢?FPGA的主要應(yīng)用

    FPGA的主要應(yīng)用:? FPGA由于其較高的價(jià)格和成本,決定FPGA不能像單片機(jī)那樣被廣泛的使用,FPGA的針對(duì)于高端處理市場(chǎng)(類如:手機(jī)
    的頭像 發(fā)表于 12-24 11:04 ?1239次閱讀
    大多數(shù)<b class='flag-5'>FPGA</b>的程序存儲(chǔ)器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應(yīng)用

    如果不懂互感器是干嘛的,看完這篇文章明白

    電流互感器的作用以及常用的電流互感器
    的頭像 發(fā)表于 12-23 13:56 ?3773次閱讀
    如果<b class='flag-5'>你</b>不懂互感器是干嘛的,看完這篇文章<b class='flag-5'>你</b>就<b class='flag-5'>明白</b><b class='flag-5'>了</b>!

    一種簡(jiǎn)單高效配置FPGA的方法

    本文描述一種簡(jiǎn)單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設(shè)備。這種方法減少了硬件組件、板空間和成本。
    的頭像 發(fā)表于 10-24 14:57 ?1561次閱讀
    一種<b class='flag-5'>簡(jiǎn)單</b>高效配置<b class='flag-5'>FPGA</b>的方法

    用OPA129搭了一個(gè)很簡(jiǎn)單的正向放大電路,電路不工作的原因?

    用OPA129搭了一個(gè)很簡(jiǎn)單的正向放大電路,正負(fù)12V供電,輸入1mV-100mV的直流信號(hào),但是電路不工作,輸出端是10V左右。各位幫分析一下問(wèn)題所在。謝謝。
    發(fā)表于 08-21 06:25

    FPGA與MCU的應(yīng)用場(chǎng)景

    我首次接觸FPGA和MCU其實(shí)都是在大學(xué),在大學(xué)里的期末綜合設(shè)計(jì)就是用FPGA來(lái)設(shè)計(jì)一個(gè)簡(jiǎn)單的MCU,一個(gè)只有幾條指令的MCU,兩周的時(shí)間,基本上就兩個(gè)小組搞定
    發(fā)表于 07-29 15:45

    我常用的分析方法——輸入輸出阻抗,是怎么玩的?會(huì)不?

    中的耦合電容從0.1uF-220uF都有,這是有病嗎?都是用作隔離直流的,怎么就不能統(tǒng)一呢? 明白這個(gè)問(wèn)題其實(shí)很簡(jiǎn)單,我們看信號(hào)是如何傳輸就容易明白
    的頭像 發(fā)表于 07-18 18:29 ?8774次閱讀
    我常用的分析方法——輸入輸出阻抗,是怎么玩的?<b class='flag-5'>你</b>會(huì)不?

    飛舞在化工企業(yè)的AI大模型夢(mèng)想

    當(dāng)化工行業(yè)遇上AI大模型,數(shù)智化轉(zhuǎn)型其實(shí)很簡(jiǎn)單
    的頭像 發(fā)表于 07-12 12:20 ?1615次閱讀
    飛舞在化工企業(yè)的AI大模型夢(mèng)想

    我常用的分析方法——輸入輸出阻抗,是怎么玩的?會(huì)不?

    問(wèn)題其實(shí)很簡(jiǎn)單,我們看信號(hào)是如何傳輸就容易明白。這里就講一個(gè)電路的分析方法,或者說(shuō)是思維方式。電路分析方法我們經(jīng)常會(huì)看到各種復(fù)雜的電路,如果是新手,可能就蒙
    的頭像 發(fā)表于 07-07 08:05 ?78次閱讀
    我常用的分析方法——輸入輸出阻抗,是怎么玩的?<b class='flag-5'>你</b>會(huì)不?
    主站蜘蛛池模板: 南乐县| 井陉县| 牡丹江市| 山丹县| 临邑县| 马公市| 蓬溪县| 桦川县| 林西县| 桐梓县| 射阳县| 平度市| 怀化市| 牟定县| 屯留县| 兴化市| 遂溪县| 南川市| 遵义县| 勐海县| 苍梧县| 庐江县| 舟曲县| 云安县| 白沙| 玉树县| 宜君县| 桓台县| 文昌市| 铅山县| 巴彦淖尔市| 沐川县| 内黄县| 惠安县| 吴江市| 太仆寺旗| 五指山市| 鹰潭市| 公主岭市| 土默特右旗| 皮山县|