越來越多的代工廠提供5nm,Sondrel宣布將通過5nm設計工作來支持它們。以此為基礎,它是為數眾多的7nm設計進行錄音的少數設計公司之一。
Sondrel的首席執行官兼創始人Graham Curren說:“我們是在這些先進節點上從事三星和臺積電工作的為數不多的設計公司之一。首先,由于它們總是非常大且復雜,在設計中需要數十億個門,因此需要一大批經驗豐富的設計工程師組成的團隊。例如,我們最近完成了16nm設計,需要一百多人全職工作一年以上。通常僅在大型Blue-Chip公司中可用的資源部署。其次,我們擁有幾種7nm設計的專業知識,這使我們在了解5nm要求的學習曲線上處于領先地位。”
移至5nm節點的關鍵驅動力是由于距離的縮短而提高了操作速度,從而提高了性能。對于這些領先的芯片,這種性能上的提高可以證明轉向較小的節點是合理的,尤其是與硅面積減少相關的單位成本降低以及相同功能的功率需求更少時。
這些超小節點的設計復雜性需要理解和考慮的一個例子是,金屬層的電阻從低到高變化。在理想的設計中,具有較高電阻的較低,較薄的薄層可用于本地/短連接,而中層和高層可用于較長距離。但是,在現實世界中,可能存在一些擁擠的區域,其中所有高,快速級別都已被充分利用,迫使該工具使用較低的較慢層,從而導致時序收斂問題,這是設計中必須解決的問題。
編輯:hfy
-
三星電子
+關注
關注
34文章
15885瀏覽量
182290 -
臺積電
+關注
關注
44文章
5748瀏覽量
169516 -
5nm
+關注
關注
1文章
342瀏覽量
26359 -
7nm
+關注
關注
0文章
267瀏覽量
35695
發布評論請先 登錄
蔚來5nm智駕芯片流片,車企智駕之戰一觸即發
基于AMD Versal器件實現PCIe5 DMA功能

三星在4nm邏輯芯片上實現40%以上的測試良率
Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現流片成功

DLP9500UV在355nm納秒激光器應用的損傷閾值是多少?
消息稱臺積電3nm、5nm和CoWoS工藝漲價,即日起效!
臺積電產能爆棚:3nm與5nm工藝供不應求
今日看點丨 傳蘋果2025年采用自研Wi-Fi芯片 臺積電7nm制造;富士膠片開始銷售用于半導體EUV光刻的材料
AI芯片驅動臺積電Q3財報亮眼!3nm和5nm營收飆漲,毛利率高達57.8%

所謂的7nm芯片上沒有一個圖形是7nm的

評論