女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺析Vivado中增量編譯與設計鎖定方法與驗證

Hx ? 來源:開源博客 ? 作者:OpenFPGA   ? 2021-04-14 12:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1增量實現

所謂增量實現,更嚴格地講是增量布局和增量布線。它是在設計改動較小的情形下參考原始設計的布局、布線結果,將其中未改動的模塊、引腳和網線等直接復用,而對發生改變的部分重新布局、布線。這樣做的好處是顯而易見的,即節省運行時間,能提高再次布局、布線結果的可預測性,并有助于時序收斂。

增量實現由兩個流程構成:原始流程和增量流程,如圖所示。其中,原始流程提供網表。這里的網表可以是布局后的DCP文件,也可以是布線后的DCP文件。

100061279-120586-1.png

增量實現流程有兩種模式:高復用模式和低復用模式。在高復用模式下,布局、布線會盡可能地復用已有布局、布線的結果。在這種情形下,place_design和route_design都只有三種directive可用,分別為Default、Explore和Quick。

以下兩種情形適合于高復用模式。

情形1:很小的設計改動。

情形2:與原始設計相比,更新后的設計只是添加了調試模塊,如ILA等。

由此可見,高復用模式在網表時序收斂且多達95%的邏輯單元被復用時最為有效。

與高復用模式相比,低復用模式則適用于更新后的設計與參考設計相比有較大的改動,或者用戶通過read_checkpoint的選項?reuse_objects指定復用邏輯單元的情況。此時,place_design和route_design的所有?directive均可用。

當布局、布線在某些區域面臨挑戰時,低復用模式更為有效。例如,從網表中獲得較好的Block RAMDSP的布局,或者時序難以收斂的邏輯單元。這些都可通過Tcl命令獲得。

一般來說,增量編譯都是與設計鎖定聯合使用的。

2設計鎖定與增量編譯方法

為了實現對模塊的布局(place)、布線(route)的鎖定,僅適用增量編譯是不夠的,因為增量編譯的本質目的是為了實現編譯時間的縮短,還需要引入設計鎖定,設計鎖定的TCL命令是:lock_design –level routing

下面例說操作方法。

(1)建立工程:建立一個工程,走完綜合實現的流程,如圖1所示,該工程將作為樣例工程(工程名:incre_compile_demo),將該工程備份一份(工程名:initial_project,后面對比要用到這個工程);

100061279-120587-2.png

圖1 建好的工程

(2)找到dcp文件:增量編譯需要有一個參考文件,這個參考文件是“參考設計”實現之后生成的,后綴是“.dcp”,該文件的路徑一般在“。. project_1project_1.runsimpl_1”路徑下,如圖2所示,新建一個文件夾(名字是dcp_file),將該文件復制到其中,如圖3所示;

100061279-120588-3.png

圖2 dcp文件

100061279-120589-4.png

圖3新建文件夾,復制dcp文件

(3)鎖定設計:前面說道,簡單的增量編譯是不能保證模塊固定在某個位置的,為了實現這一點,需要對設計進行鎖定,方法是,打開一個新的Vivado界面,然后打開dcp_file文件夾下的dcp文件(注意選擇“open checkpoint”),如圖4所示;打開后,在TCL Console中輸入命令:“lock_design –level routing”,點擊左上角保存,如圖5所示,做完這一步后,設計就鎖定好了,dcp文件就可以用了;

100061279-120590-5.png

圖4 vivado打開dcp界面

100061279-120591-6.png

圖5 鎖定設計并保存

(4)增量編譯:

1)修改代碼,將頂層模塊(test_compare.v)line263-line266注釋取消,保存,如圖6所示;

2)在主界面菜單欄處,點:Flow 》 Create Runs;

3)選both,點next,如圖7所示;

4)勾選make active,點next,如圖8所示;

5)選Do not launch now,點next,如圖9所示;

6)完成后如圖10所示;

7)在impl_2右鍵,選擇“Set Incremental Compile”,選擇步驟(3)中準備好的dcp文件,示意圖如圖11所示(注意這只是一個示意圖,圖中選的文件不是步驟(3)準備好的那個文件)

8)開始綜合、實現,完成增量編譯過程。

100061279-120592-7.png

圖6 改代碼

100061279-120593-8.png

圖7 選both

100061279-120594-9.png

圖8 make active

100061279-120595-10.png

圖9 Do not launch now

100061279-120596-11.png

圖10 新的run已建好

100061279-120597-12.png

圖11 選擇參考dcp文件

3、正確性驗證

怎么證明增量編譯后,原始設計成功鎖定了呢?我們來做一個對照實驗。

樣本1:原始工程,名稱是: initial_project;

樣本2:增量編譯工程,名稱是: incre_compile_demo;

樣本3:原始工程復制一份出來,不進行增量編譯,直接修改代碼(見圖6),重新綜合實現,名稱是:modify_project。

打開三個工程,之后open implemented design,選取幾個模塊,觀察其在FPGA上的位置,發現樣本1和樣本2位置完全一樣,而樣本3和前兩個樣本不一樣,說明設計鎖定是成功的,如圖12、13、14所示。

100061279-120598-13.png

圖12 樣本1位置觀察

100061279-120599-14.png

圖13 樣本2位置觀察

100061279-120600-15.png

圖14 樣本3位置觀察

Vivado下如何鎖定設計的模塊的布局布線

Xilinx官方論壇上也有相關問題的回答。

https://forums.xilinx.com/t5/Vivado/Vivado%E4%B8%8B%E5%A6%82%E4%BD%95%E9.。.。

Vivado下如何鎖定設計模塊的布局布線

問題:

我現在設計了一個延時模塊,應用后需要把該模塊的布局和布線全部鎖定,然后在別的項目中直接調用。現在布局沒有問題。可以通過約束文件來鎖定,就是布線不能大范圍鎖定,否則應用時會失敗。我已經嘗試過增量編譯(調用DCP文件)的功能,發現在增量編譯中布局布線并不是全部不變的,個別走線也是會變的。請問有辦法把布線也固定下來嗎?(Tool: Vivado17.3 Device: K7)

回答1:如果你用的是Ultrascale/Ultrascale+ , 我覺得PR是個不錯的選擇,你的目標模塊可以放在靜態部分,只占據很小的一塊面積,剩下大塊的動態部分。但是7系列有很多primitive不能放在動態,靜態的部分包含的邏輯過多,剩下供你修改的邏輯偏少,不太適合目前的應用場景。

回答2:關于鎖定某一個net的布線路徑,請參考以下步驟:

1.打開跑完布局布線的工程,Open Implemented Design

2.找到你要鎖定布線的net,選中,右鍵菜單點擊Fixed Routing,如下圖所示:

100061279-120601-16.png

3. Tcl Console里面會打印出一些命令,然后在Tcl Console里面敲命令:write_xdc/dirt.xdc

4. 打開導出的xdc,在最下面的部分會有所有元件的位置鎖定以及FIXED_ROUTE,示例如下:

100061279-120602-17.png

5. 另外還需注意的是,負載中有LUT的話需要將LUT的輸入pin也鎖住。以下圖的LUT2為例,在其property窗口中找到Cell pins,信號是連到LUT2的I0端,映射到BEL pin是A3。

100061279-120603-18.png

因此上述導出的位置鎖定約束中還有一個LOCK_PINS的設置:

set_property LOCK_PINS {I0:A3} [get_cells clk_gen_i0/rst_meta_i_1]

6. 將這部分有關鎖定的約束拷貝到你工程的約束文件中,重新跑implementation,這條線會按照原先的結果布。

溫馨提示:

我們并不建議完全鎖死某個模塊的所有布線,當合入的工程比較復雜,用到的布線資源較密集時,工具沒有靈活性去調整和優化,有很大的概率會布線失敗。

劃分靜態區和動態區

除了上述的邏輯鎖定方法之外,Xilinx 的FPGA還提供了靜態區和動態區的劃分也可以實現邏輯的鎖定。只不過靜態區占據了大多數的空間,動態區是可以隨意修改的小部分空間。

FPGA提供了現場編程和重新編程的靈活性,無需通過改進的設計進行重新制造。部分重配置(PR)進一步提高了這種靈活性,允許通過加載部分配置文件(通常是部分BIT文件)來修改操作FPGA設計。在完整的BIT文件配置FPGA之后,可以下載部分BIT文件以修改FPGA中的可重配置區域,而不會影響在未重新配置的設備部分上運行的應用程序的完整性。

部分可重構的基本前提

如圖所示,通過下載幾個部分BIT文件A1.bit,A2.bit,A3.bit或A4.bit中的一個來修改在重新配置塊A中實現的功能。FPGA設計中的邏輯分為兩種不同的類型,可重構邏輯和靜態邏輯。FPGA塊的灰色區域表示靜態邏輯,標記為Reconfig Block“A”的塊部分表示可重配置邏輯。靜態邏輯仍然有效,并且不受加載部分BIT文件的影響??芍嘏渲眠壿嬘刹糠諦IT文件的內容替換。

為什么在單個FPGA器件上動態地對多個硬件進行時間復用的能力是有利的。這些包括:

?減小實現給定功能所需的FPGA器件尺寸,從而降低成本和功耗

?為應用可用的算法或協議選擇提供靈活性

?實現設計安全性的新技術

?提高FPGA容錯能力

?加速可配置計算

除了減小尺寸,重量,功耗和成本之外,部分重配置還可以實現沒有它的新型FPGA設計。
編輯:lyn

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DCP
    DCP
    +關注

    關注

    0

    文章

    30

    瀏覽量

    17539
  • Quick
    +關注

    關注

    0

    文章

    17

    瀏覽量

    12577
  • Vivado
    +關注

    關注

    19

    文章

    834

    瀏覽量

    68488
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AMD Vivado Design Suite 2025.1現已推出

    AMD Vivado Design Suite 2025.1 現已推出,支持 AMD Spartan UltraScale+ 和新一代 Versal 器件。這一最新版本還新增了多項功能,可顯著提升 Versal SSIT 器件的 FMAX 值,并對所有系列產品在 IP 集成和功能
    的頭像 發表于 06-16 15:16 ?407次閱讀

    用DevEco Studio增量補丁修復功能,讓鴻蒙應用的調試效率大增

    后,僅對代碼的修改部分進行增量產物構建并打成補丁包,而不是漫長的全量編譯,這一過程能夠節省開發者大量的時間。而補丁修復則是替換并更新運行時中對應方法或文件并重載到應用,最后重新構建界
    發表于 04-14 17:35

    用DevEco Studio增量補丁修復功能,讓鴻蒙應用的調試效率大增

    后,僅對代碼的修改部分進行增量產物構建并打成補丁包,而不是漫長的全量編譯,這一過程能夠節省開發者大量的時間。而補丁修復則是替換并更新運行時中對應方法或文件并重載到應用,最后重新構建界
    發表于 04-14 14:47

    使用DDS生成三個信號并在Vivado實現低通濾波器

    本文使用 DDS 生成三個信號,并在 Vivado 實現低通濾波器。低通濾波器將濾除相關信號。
    的頭像 發表于 03-01 14:31 ?1615次閱讀
    使用DDS生成三個信號并在<b class='flag-5'>Vivado</b><b class='flag-5'>中</b>實現低通濾波器

    AMD Vivado Design Suite IDE的設計分析簡介

    本文檔涵蓋了如何驅動 AMD Vivado Design Suite 來分析和改善您的設計。
    的頭像 發表于 02-19 11:22 ?529次閱讀
    AMD <b class='flag-5'>Vivado</b> Design Suite IDE<b class='flag-5'>中</b>的設計分析簡介

    技術科普 | 芯片設計的LEF文件淺析

    技術科普 | 芯片設計的LEF文件淺析
    的頭像 發表于 11-13 01:03 ?725次閱讀
    技術科普 | 芯片設計<b class='flag-5'>中</b>的LEF文件<b class='flag-5'>淺析</b>

    每次Vivado編譯的結果都一樣嗎

    很多FPGA工程師都有這種困惑,Vivado每次編譯的結果都一樣嗎? 在AMD官網上,有這樣一個帖子: Are Vivado results repeatable for identical
    的頭像 發表于 11-11 11:23 ?1165次閱讀
    每次<b class='flag-5'>Vivado</b><b class='flag-5'>編譯</b>的結果都一樣嗎

    Vivado使用小技巧

    后的約束在之前版本已存在,那么Vivado會給出警告信息,顯示這些約束會覆蓋之前已有的約束;如果是新增約束,那么就會直接生效。
    的頭像 發表于 10-24 15:08 ?953次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    UCD31xx器件的CPU鎖定機制

    電子發燒友網站提供《UCD31xx器件的CPU鎖定機制.pdf》資料免費下載
    發表于 10-15 10:18 ?0次下載
    UCD31xx器件<b class='flag-5'>中</b>的CPU<b class='flag-5'>鎖定</b>機制

    淺談Vivado編譯時間

    隨著FPGA規模的增大,設計復雜度的增加,Vivado編譯時間成為一個不可回避的話題。尤其是一些基于SSI芯片的設計,如VU9P/VU13P/VU19P等,布局布線時間更是顯著增加。當然,對于一些設計而言,十幾個小時是合理的。但我們依然試圖分析設計存在的問題以期縮短
    的頭像 發表于 09-18 10:43 ?2108次閱讀
    淺談<b class='flag-5'>Vivado</b><b class='flag-5'>編譯</b>時間

    增量編碼器磁性與光學解決方案設計的優勢

    電子發燒友網站提供《增量編碼器磁性與光學解決方案設計的優勢.pdf》資料免費下載
    發表于 09-12 10:03 ?0次下載
    <b class='flag-5'>增量</b>編碼器<b class='flag-5'>中</b>磁性與光學解決方案設計的優勢

    了解電源器件的欠壓鎖定

    電子發燒友網站提供《了解電源器件的欠壓鎖定.pdf》資料免費下載
    發表于 09-04 10:10 ?0次下載
    了解電源器件<b class='flag-5'>中</b>的欠壓<b class='flag-5'>鎖定</b>

    linux驅動程序的編譯方法是什么

    的源代碼,并隨內核一起編譯。這種方法適用于驅動程序已經非常穩定,且不打算頻繁修改的情況。具體步驟如下: 下載并安裝Linux內核源代碼 :從Linux官方網站或可靠的源下載所需的內核版本源代碼。 添加驅動程序到內核源代碼 :將
    的頭像 發表于 08-30 14:46 ?1194次閱讀

    linux驅動程序的編譯方法有哪兩種

    Collection)或其他C/C++編譯器來編譯源代碼文件。這種方法較為原始,需要開發者手動指定編譯器選項、包含路徑、庫文件等。然而,在Linux驅動開發
    的頭像 發表于 08-30 14:39 ?1473次閱讀

    機器學習的交叉驗證方法

    在機器學習,交叉驗證(Cross-Validation)是一種重要的評估方法,它通過將數據集分割成多個部分來評估模型的性能,從而避免過擬合或欠擬合問題,并幫助選擇最優的超參數。本文將詳細探討幾種
    的頭像 發表于 07-10 16:08 ?2721次閱讀
    主站蜘蛛池模板: 尼玛县| 内乡县| 太原市| 武夷山市| 嘉鱼县| 莒南县| 宣化县| 来凤县| 阜城县| 沾益县| 铁岭县| 贵阳市| 西贡区| 诸暨市| 济宁市| 阿荣旗| 淅川县| 咸丰县| 乌拉特后旗| 含山县| 商水县| 信丰县| 行唐县| 沽源县| 武山县| 昭平县| 五峰| 马关县| 南雄市| 铁力市| 大厂| 大埔区| 安阳县| 新河县| 永城市| 礼泉县| 蒙城县| 江都市| 永康市| 阿克陶县| 鸡泽县|