女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

重點介紹hls軟件的使用方法和優化方法

FPGA之家 ? 來源:數字積木 ? 作者:鞏文紅 ? 2021-06-17 10:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

【引言】

本系列教程演示如何使用xilinx的HLS工具進行算法的硬件加速。分為三個部分,分別為HLS端IP設計,vivado硬件環境搭建,SDK端軟件控制。 在HLS端,要將進行硬件加速的軟件算法轉換為RTL級電路,生成便于嵌入式使用的axi控制端口,進行數據的傳輸和模塊的控制。

【HLS介紹】

HLS可以將算法直接映射為RTL電路,實現了高層次綜合。vivado-HLS可以實現直接使用 C,C++ 以及 System C 語言對Xilinx的FPGA器件進行編程。用戶無需手動創建 RTL,通過高層次綜合生成HDL級的IP核,從而加速IP創建。 HLS的官方參考文檔主要為:ug871( ug871-vivado-high-level-synthesis-tutorial.pdf )和ug902(ug902-vivado-high-level-synthesis.pdf)。 對于Vivado Hls來說,輸入包括Tesbench,C/C++源代碼和Directives,相應的輸出為IP Catalog,DSP和SysGen,特別的,一個工程只能有一個頂層函數用于綜和,這個頂層函數下面的子函數也是可以被綜合的,會生成相應的VHDL和Verilog代碼,所以,C綜合后的RTL代碼結構通常是跟原始C描述的結構是一致的,除非是子函數功能很簡單,所需要的邏輯量很小。并不是所有的C/C++都可以被綜合,動態內存分配和涉及到操作系統層面的操作不可以被綜合。 Vivado HLS 的設計流程如下:

pYYBAGDKsvaADvghAABy19gBEPo235.jpg

在整個流程中,用戶先創建一個設計 C、C++ 或 SystemC 源代碼,以及一個C的測試平臺。通過 Vivado HLS Synthesis 運行設計,生成 RTL 設計,代碼可以是 Verilog,也可以是 VHDL。有了 RTL 后,隨即可以執行設計的 Verilog 或 VHDL 仿真,或使用工具的C封裝器技術創建 SystemC 版本。然后可以進行System C架構級仿真,進一步根據之前創建的 C 測試平臺,驗證設計的架構行為和功能。設計固化后,就可以通過 Vivado 設計套件的物理實現流程來運行設計,將設計編程到器件上,在硬件中運行和/或使用 IP 封裝器將設計轉為可重用的 IP。

Step 1: 新建一個工程

1,Creat New Project新建文檔,輸入工程名稱和工程路徑。完成后點擊Next。

2,添加設計文件,并制定頂層函數。完成后點擊Next。

3,添加C語言仿真文件。完成后點擊Next。

4,:配置Solution Name,一般默認即可。配置Clock Period,單位是ns。配置Uncertainty,默認為空。選擇產品型號。完成后點擊Finish。

5,工程新建成功后進入的開發界面,HLS是典型的Eclipse界面,和SDK的界面十分相似。

導入的文件的代碼如下: 1,源文件。axi_interfaces.c

#include"axi_interfaces.h"void axi_interfaces (dout_t d_o[N], din_t d_i[N]) {inti,rem;// Store accumulated datastaticdacc_tacc[CHANNELS];axi_interfaces_label0:for (i=0;i

#ifndef AXI_INTERFACES_H_ #defineAXI_INTERFACES_H_ #include typedef int din_t; typedef int dout_t; typedefintdacc_t; #define CHANNELS 8 #define SAMPLES 4 #defineNCHANNELS*SAMPLES voidaxi_interfaces(dout_td_o[N],din_td_i[N]); #endif 3,測試文件。axi_interfaces_test.c

#include "axi_interfaces.h" int main () { // Create input data din_t d_i[N] = {10, 20, 30, 40, 50, 60, 70, 80, 11, 21, 31, 41, 51, 61, 71, 81, 12, 22, 32, 42, 52, 62, 72, 82, 13, 23, 33, 43, 53, 63, 73, 83}; dout_t d_o[N]; int i, retval=0; FILE*fp; // Call the function to operate on the data axi_interfaces(d_o,d_i); // Save the results to a file fp=fopen("result.dat","w"); fprintf(fp, "Din Dout "); for(i=0;i

Din Dout 10 10 20 20 30 30 40 40 50 50 60 60 70 70 80 80 11 21 21 41 31 61 41 81 51 101 61 121 71 141 81 161 12 33 22 63 32 93 42 123 52 153 62 183 72 213 82 243 13 46 23 86 33 126 43 166 53 206 63 246 73 286 83 326
Step 2: C源代碼驗證

本步驟是對功能代碼的邏輯驗證,相當于功能前仿。

1,測試程序的代碼入下圖。該程序先調用綜合的函數,得到計算結果,再和預先的數據集進行比較,最后返回計較的結果。計算結果和預先的數據集一致時,測試通過,不一致時,測試失敗。需要查看代碼,尋找錯誤。

2,點擊紅框中的按鈕,開始C源代碼驗證。

pYYBAGDKsu2ADloIAACtBnQ33mc233.jpg

3,驗證的結果顯示在控制欄中。如圖顯示,測試通過。

poYBAGDKsuWAVYNaAADwTfPh_wI718.jpg

4,在頭文件中,重定義了數據類型,參數,并進行了函數聲明。

Step 3: 高層次綜合

本步驟是把功能代碼的綜合成RTL邏輯。 1,點擊紅框中的按鈕,將C代碼綜合成RTL。綜合完成后,查看結果。

poYBAGDKst2AZCWvAADzLQvlifo703.jpg

2,綜合完成后,查看綜合報告。包括時序,延時,資源占用,端口信息等。

3,端口分析。(1)控制端口用于控制和顯示該模塊的工作狀態。各個端口的功功能如下,默認情況下會生成下面四個控制端口。 lap_start(in):為高時,該模塊開始處理數據。 lap_done(out):為高時,表示模塊處理數據完成。 lap_idle(out):表明模塊是否處于空閑態。高電平有效。為高時,該處于空閑態。 lap_ready(out):為高時,表示模塊可以接受新的數據。(2)數據端口用于傳遞模塊的輸入輸出參數。 參數d_o,d_i 為數組類型,故默認狀態下回生成內存接口。內存接口 (數組類型參數)數據來自外部的memory,通過地址信號讀取相應的數據,輸入到該模塊中。輸入數組從外部內存中讀源數據,輸出數組從向外部內存寫入結果數據。各個端口的定義如下。 laddress:地址信號 lce0:片選信號 lwe0:寫使能信號 ld0 :數據信號 4,綜合結果分析。 在分析界面,可以看到模塊的運行情況。包括數據依賴關系和各個周期執行的操作,IO口的讀寫,內存端口的訪問等等。

Step4: 綜合優化

在使用高層次綜合,創造高質量的RTL設計時,一個重要部分就是對C代碼進行優化。 Vivado HLS擁有自動優化的功能,試圖最小化loop(循環)和function(函數)的latency。除了自動優化,我們可以手動進行程序優化,即用在不同的solution中添加不同的directive(優化指令)的方法,進行優化和性能對比。其中,對同一個工程,可以建立多個不同的solution(解決方案),為不同的solution添加directive可以達到如下目的。 優化的類型可分為如下類別: l端口優化。指定不同類型的模塊端口。 l函數優化。加快函數的執行速度,減小執行周期。 l循壞優化。利用展開和流水線形式,減小循環的執行周期。
1,點擊下面紅框的圖標,新建solution。

pYYBAGDKstaAdraXAAC_fIjBGxs394.jpg

2,不同solution位于不同的文件夾中。

3,選中綜合文件。可以在direct框中看可進行優化的標簽

4,雙擊選擇d_o,選擇interface,s_axilite。點擊ok。將d_o的端口類型設置為s_axilite類型。

5,參考d_o,將d_i的接口類型也設置為s_axilite。將d_i的端口類型設置為s_axilite類型。

6,雙擊選擇函數名稱axi_interface,選擇interface,s_axilite。點擊ok。將控制端口的端口類型設置為s_axilite類型。

7,雙擊循環標簽,選擇流水線優化(pipeline),點擊ok。

8,雙擊循環標簽,選擇循環展開優化(unroll),點擊ok。

9,同上,也將標簽為for_loop的循環進行流水線和展開優化。
10,最終的優化情況總結如下。

11,重新進行函數綜合,查看綜合報告如下。

pYYBAGDKssuAEunDAADmmdA20fU769.jpg

12,分析。 同未優化相比,優化過后的函數綜合后生成的模塊的運行時鐘大大減小。端口的接口類型也變為了axi_lite端口。但資源占用率有所增加,也體現了用資源換速度的設計理念。

Step5: 綜合結果文件

綜合完成后,在各個solution的syn文件夾中可以看到綜合器生成的RTL代碼。包括systemc,VHDL,Verilog。

Step6:導出IP

在菜單里Solution>Export TL,設置如下,點擊ok。

pYYBAGDKssOAJUGKAACpu83LYA4549.jpg

IP封裝完成后,會在impl文件夾中輸出ip文件夾,其中包含了RTL代碼(hdl),模塊驅動(drivers),文檔(doc)等信息,其中包含一個壓縮包文件,是用于建立vivado工程所用的IP壓縮包。

Step7:總結

本文重點講解了hls軟件的使用方法和優化方法,在C語言模塊設計上沒有重點講解。在掌握了hls軟件的基本用法和優化方法后,接下來就可以設計更加復雜的C語言模塊,進行rtl綜合,加快設計開發的速度。

責任編輯:lq6

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • HLS
    HLS
    +關注

    關注

    1

    文章

    133

    瀏覽量

    24795

原文標題:Vivado-hls使用實例

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    數字IC設計:方法、技巧與實踐

    了如何在RTL設計中考慮綜合和后端設計的問題;然后,給出了一些最常見的設計實例和代碼;最后,介紹了仿真的相關知識。第5章為邏輯綜合和相關技術。主要介紹了綜合工具的功能和基本使用方法,包括基本的綜合和
    發表于 05-28 16:06

    精密空調操作使用方法詳解

    精密空調操作使用方法詳解
    的頭像 發表于 02-10 14:44 ?916次閱讀
    精密空調操作<b class='flag-5'>使用方法</b>詳解

    快速了解電源模塊的使用方法

    電源是整個電路可靠工作的核心部分。然而,由于電源電路的電流和發熱量較大,容易出現故障。今天我為大家介紹一下電源模塊的使用方法
    的頭像 發表于 01-21 15:24 ?721次閱讀

    焊接技術流程優化方法

    焊接是現代制造業中不可或缺的一部分,廣泛應用于建筑、汽車、航空、船舶等領域。隨著科技的發展,對焊接技術的要求越來越高,優化焊接流程顯得尤為重要。 1. 焊接工藝的優化 1.1 選擇合適的焊接方法
    的頭像 發表于 01-19 13:52 ?1150次閱讀

    AB伺服軟件使用方法

    AB伺服軟件使用方法
    發表于 12-24 14:45 ?0次下載

    頻閃儀的正確使用方法

    是關于頻閃儀正確使用方法介紹: 1. 頻閃儀的組成 頻閃儀主要由以下幾個部分組成: 光源 :產生周期性光脈沖的設備。 控制器 :控制光源發出光脈沖的頻率和時間。 濾光片 :用于過濾光源發出的光,以減少對眼睛的傷害。 觀察
    的頭像 發表于 10-10 14:25 ?2603次閱讀

    示波器高壓探頭使用方法

    示波器高壓探頭是一種用于測量高電壓信號的儀器,通常用于高壓電源、電機、變壓器等電氣設備的測試。以下是示波器高壓探頭的詳細使用方法
    的頭像 發表于 10-03 16:43 ?1277次閱讀

    探針頭型使用方法有哪些

    探針頭型的使用方法多種多樣,具體取決于探針頭型的類型、被測對象的特性以及測試需求。以下是一些常見探針頭型的使用方法概述: 1. 凹頭探針 用途 :主要用于測試長導腳、端子及繞線柱等較長或較粗的被測點
    的頭像 發表于 09-07 10:57 ?1777次閱讀

    【GD32 MCU 入門教程】GD32 MCU FPU 使用方法

    GD32 MCU FPU 使用方法
    的頭像 發表于 08-25 09:24 ?1317次閱讀
    【GD32 MCU 入門教程】GD32 MCU FPU <b class='flag-5'>使用方法</b>

    MSP430 FRAM技術–使用方法和最佳實踐

    電子發燒友網站提供《MSP430 FRAM技術–使用方法和最佳實踐.pdf》資料免費下載
    發表于 08-23 09:23 ?0次下載
    MSP430 FRAM技術–<b class='flag-5'>使用方法</b>和最佳實踐

    DC/DC模擬的基本使用方法和特性確認方法

    本篇介紹了DC/DC模擬的基本使用方法及確認基本特性的方法
    的頭像 發表于 08-20 17:08 ?1346次閱讀
    DC/DC模擬的基本<b class='flag-5'>使用方法</b>和特性確認<b class='flag-5'>方法</b>

    優化 FPGA HLS 設計

    優化 FPGA HLS 設計 用工具用 C 生成 RTL 的代碼基本不可讀。以下是如何在不更改任何 RTL 的情況下提高設計性能。 介紹 高級設計能夠以簡潔的方式捕獲設計,從而
    發表于 08-16 19:56

    圖片動畫控件和Video image控件的使用方法

    在UI開發過程中,序列幀基本是繞不開的,AWTK 支持多種方法實現序列幀顯示,本文介紹圖片動畫控件和Video image控件的使用方法
    的頭像 發表于 08-06 16:44 ?1620次閱讀
    圖片動畫控件和Video image控件的<b class='flag-5'>使用方法</b>

    ModBus Scan32模擬軟件使用方法

    的一款軟件,下面介紹一下其使用方法。 ModScan32用來模擬主設備。它可以發送指令到從機設備(使用Modbus協議的智能儀表終端設備)中,從機響應之后,就可以在界面上返回相應寄存器的數據
    發表于 07-24 08:04

    DC/DC模擬器的特征和使用方法

    本篇介紹了特瑞仕在官網提供的DC/DC模擬器的特征和使用方法
    的頭像 發表于 07-18 16:17 ?1274次閱讀
    DC/DC模擬器的特征和<b class='flag-5'>使用方法</b>
    主站蜘蛛池模板: 华宁县| 永昌县| 蓝田县| 乐山市| 汉寿县| 文昌市| 东乡县| 舟曲县| 泗水县| 河北省| 当涂县| 卢龙县| 泗洪县| 丰顺县| 车险| 淮北市| 沂南县| 洛隆县| 固安县| 焦作市| 玉林市| 黔西县| 屏东市| 遵化市| 饶阳县| 库尔勒市| 忻州市| 响水县| 内黄县| 四会市| 边坝县| 丰都县| 天峨县| 安吉县| 扬中市| 保定市| 大名县| 汶川县| 万源市| 益阳市| 汤原县|