女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx FPGA電源設(shè)計(jì)與注意事項(xiàng)

潘文明 ? 來源:明德?lián)P吳老師 ? 作者:明德?lián)P吳老師 ? 2023-01-17 13:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 引言

隨著半導(dǎo)體芯片技術(shù)的飛速發(fā)展,現(xiàn)在的FPGA集成了越來越多的可配置邏輯資源、各種各樣的外部總線接口以及豐富的內(nèi)部RAM資源,使其在國(guó)防、醫(yī)療、消費(fèi)電子等領(lǐng)域得到了越來越廣泛的應(yīng)用。當(dāng)采用FPGA進(jìn)行設(shè)計(jì)電路時(shí),大多數(shù)FPGA對(duì)上電的電源排序和上電時(shí)間是有要求的,所以電源排序是需要考慮的一個(gè)重要的方面。通常情況下,F(xiàn)PGA供應(yīng)商都規(guī)定了電源排序、上電時(shí)間的要求。因?yàn)橐粋€(gè)FPGA所需要的電源軌數(shù)量會(huì)從3個(gè)到10個(gè)以上不等。通過遵循推薦的電源序列,可以避免在啟動(dòng)期間吸取過大的電流,同時(shí)又可以防止器件受損壞。對(duì)一個(gè)FPGA的最小電路中的電源進(jìn)行排序有多種方法。本文中主要以MP5650為例,來敘述把PGOOD引腳級(jí)聯(lián)至使能引腳來實(shí)現(xiàn)排序。

2. 研發(fā)案例

今天分享的案例是以明德?lián)P公司研發(fā)的K7核心板,命名為MP5650為例。MP5650采用XILINX Kintex-7系列的XC7K325T-2FFG900I/XC7K410T-2FFG900I作為主控制器,在FPGA 芯片的HP 端口上掛載了4片DDR3存儲(chǔ)芯片,每片DDR3 容量高達(dá)512M 字節(jié),每片16bit組成64bit 位的數(shù)據(jù)位寬。1片128Mb 的QSPI FLASH 芯片用來靜態(tài)存儲(chǔ)FPGA 芯片的配置文件或者其它用戶數(shù)據(jù)。核心板采用4個(gè)0.5mm間距120Pin 鍍金連接器與底板連接,核心板四個(gè)腳放置了4個(gè)3.5mm固定孔,此孔可以與底板通過螺絲緊固,確保了在強(qiáng)烈震動(dòng)的環(huán)境下穩(wěn)定運(yùn)行。核心板結(jié)構(gòu)尺寸為65(mm)× 85(mm)。整個(gè)開發(fā)系統(tǒng)的結(jié)構(gòu)如圖1所示,實(shí)物圖如圖2所示。該板很適合高速數(shù)據(jù)通信視頻采集、視頻輸出、消費(fèi)電子;機(jī)器視覺工業(yè)控制;項(xiàng)目研發(fā)前期驗(yàn)證;電子信息工程、自動(dòng)化、通信工程等電子類相關(guān)專業(yè)開發(fā)人員學(xué)習(xí)等領(lǐng)域及人群。

5edb80c96855433da3a216f7448b2ccd~noop.image?_iz=58558&from=article.pc_detail&x-expires=1674526864&x-signature=bRGDohoM7e3jrqHADaCe7s0q%2B6Q%3D

圖1 核心板結(jié)構(gòu)圖

5125c58bb301421ca878405c2eac6c4b~noop.image?_iz=58558&from=article.pc_detail&x-expires=1674526864&x-signature=eO2DkS0XwFDtw%2F0fh80ia8nXzrI%3D

圖2 核心板實(shí)物圖

MP5650的K7FPGA所需要的電源軌如下:

(1)VCCINT

FPGA內(nèi)部核心電壓。其不損壞FPGA器件的范圍為-0.5V~1.1V,正常工作電壓為0.97V~1.03V,推薦工作電壓為1.0V。

(2)VCCAUX

輔助供電電壓。其不損壞FPGA器件的范圍為-0.5V~2.0V。正常工作電壓為1.71V~1.89V。推薦工作電壓為1.8V。

(3)VCCBRAM

內(nèi)部Block RAM的供電電壓。其不損壞FPGA器件的范圍為-0.5V~1.1V。正常工作電壓為0.97V~1.03V,推薦工作電壓為1.00V。

(4)VCCIO

對(duì)于HR BANK的接口電壓來說,需要與外部器件的信號(hào)電平保持一致,其不損壞FPGA器件的范圍為-0.5V~3.6V。正常工作電壓為1.14V~3.465V。推薦工作電壓與外部信號(hào)電平一致即可。對(duì)于HP BANK的接口電壓來說,需要與外部器件的信號(hào)電平保持一致,其不損壞FPGA器件的范圍為-0.5V~2.0V。正常工作電壓為1.14V~1.89V。推薦工作電壓與外部信號(hào)電平一致即可。

(5)VCCAUX_IO

IO輔助電壓。其不損壞FPGA器件的范圍為-0.5V~2.06V。正常工作電壓為1.14V~1.89V/2.06V。推薦工作電壓為1.8V/2V。

(6)VCCADC

XADC的供電電壓。其不損壞FPGA器件的范圍為-0.5V~2.0V。正常工作電壓為1.71V~1.89V。推薦工作電壓為1.80V。

(7)MGTAVCC

GTX收發(fā)器核心電壓。其不損壞FPGA器件的范圍為-0.5V~1.1V。正常工作電壓為0.97V~1.08V,推薦工作電壓為1.00V。

(8)MGTAVTT

GTX收發(fā)器終端匹配電壓。其不損壞FPGA器件的范圍為-0.5V~1.32V。正常工作電壓為1.17V~1.23V。推薦工作電壓為1.20V。

(9)MGTVCCAUX

GTX收發(fā)器輔助電壓。其不損壞FPGA器件的范圍為-0.5V~1.935V。正常工作電壓為1.75V~1.85V。推薦工作電壓為1.80V。

(10)MGTAVTTRCAL

GTX收發(fā)器校正電壓。其不損壞FPGA器件的范圍為-0.5V~1.32V。正常工作電壓為1.17V~1.23V。推薦工作電壓為1.20V。

官方推薦的上電順序依次為VCCINT、VCCBRAM、VCCAUX、VCCAUX_IO、VCCO,斷電順序和上電順序正好相反。另外如果VCCINT和VCCBRAM電源軌一致,則可同時(shí)上電/斷電。VCCAUX_IO、VCCAUX與VCCO電源軌一致也可同時(shí)上電/斷電。其它電源軌則無上電順序。GTX收發(fā)器的上電順序?yàn)閂CCINT、MGTAVCC、MGTAVTT或者M(jìn)GTAVCC、VCCINT、MGTAVTT。斷電順序正好相反。MGTVCCAUX無順序。

3. MP5650電源排序方法

實(shí)現(xiàn)排序的一種方法是把一個(gè)電源的電源良好(PGOOD)管腳級(jí)聯(lián)至相繼的下一個(gè)電源的使能(EN)管腳,如圖3所示。在電源芯片在PG門限得到滿足時(shí)開始接通。該方法的優(yōu)勢(shì)是成本低,但是無法輕松的控制定時(shí)。在EN管腳上增加電容在上電的級(jí)聯(lián)上引入定時(shí)延時(shí)。

1f9f61abd4f848afa91acfd57f242781~noop.image?_iz=58558&from=article.pc_detail&x-expires=1674526864&x-signature=1E9ghVuP5KHJpb0IUX82lPvECT4%3D

圖3 把PGOOD引腳級(jí)聯(lián)至使能引腳示意圖

MP5650上選用的DC-DC電源芯片為L(zhǎng)TM4628和LTNM4622,芯片的使用典型電路如圖4所示。芯片通過控制TRACK/SS管腳,通過給該管腳外加電容來改變上電時(shí)間。電容越小,上電時(shí)間越短。若FPGA電源級(jí)數(shù)較多較多,若每級(jí)上電時(shí)間較長(zhǎng),會(huì)導(dǎo)致電源總的上電時(shí)間過慢,超過官方給的最大值,導(dǎo)致無法啟動(dòng)配置工作,F(xiàn)PGA工作不正常。官方提供的上電時(shí)間要求如圖5所示,最大不超過50ms。

0ee1f9d417e847e28a0305a031349eb6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1674526864&x-signature=A5YDltQwOyXdrYxD5YeYxrL89ZY%3D

圖4 LTM4628和LTNM4622芯片使用典型電路

e575e24179614910a4da713450e1f73c~noop.image?_iz=58558&from=article.pc_detail&x-expires=1674526864&x-signature=ZHam1YGHJJGym7fapR7HETbzr6o%3D

圖5 官方提供的上電時(shí)間要求

在我們最初的設(shè)計(jì)中TRACK/SS管腳電容選為0.1uF,我們發(fā)現(xiàn)經(jīng)過四級(jí)級(jí)聯(lián)后,上電有時(shí)Flash配置芯片配置不成功,經(jīng)示波器測(cè)試發(fā)現(xiàn)上電時(shí)間過長(zhǎng),超過了Xilinx要求的50ms,如圖6所示。經(jīng)修改TRACK/SS管腳電容選為4.7nF后,上電時(shí)間大大縮短,如圖7所示,約為3ms。滿足了Xilinx上電時(shí)間要求,F(xiàn)PGA可以正常工作。設(shè)計(jì)中也可以將TRACK/SS管腳懸空,在默認(rèn)情況下,上電時(shí)間有默認(rèn)延時(shí)時(shí)間約為幾百微秒。

2fdced055b884d8e90cfdd3e974ce87d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1674526864&x-signature=GJDOuO%2BmZkNIox8j0O3FX7osZNA%3D

圖6 TRACK/SS管腳電容為0.1uF時(shí),最后一級(jí)電源上電時(shí)間

a9d3295af8284362a40983fc9c628417~noop.image?_iz=58558&from=article.pc_detail&x-expires=1674526864&x-signature=BYMgDzWVyHYk9A31COrjmnutV4Q%3D

4. 總結(jié)

總得來說,kintex7 FPGA電源結(jié)構(gòu)比較復(fù)雜。目前用戶設(shè)計(jì)的7系列FPGA帶上電順序的電源方案常用各個(gè)電源芯片的輸入EN和輸出PGOOD來控制順序,上電時(shí)間需滿足Xilinx官方要求。通過開始描述,我們能夠清晰看到這個(gè)MP5650核心板所含有的接口和功能。對(duì)于需要大量IO的用戶,此核心板將是不錯(cuò)的選擇。而且IO連接部分,同一個(gè)BANK管腳到連接器接口之間走線做了等長(zhǎng)和差分處理,對(duì)于二次開發(fā)來說,非常適合。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22018

    瀏覽量

    616988
  • 電源設(shè)計(jì)
    +關(guān)注

    關(guān)注

    31

    文章

    1563

    瀏覽量

    67723
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2184

    瀏覽量

    124896
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA的高速接口應(yīng)用注意事項(xiàng)

    FPGA平臺(tái)接地點(diǎn)接線到實(shí)驗(yàn)室大地。 綜上所述,FPGA的高速接口應(yīng)用需要綜合考慮信號(hào)完整性、電源管理、接口標(biāo)準(zhǔn)化、布線與布局以及靜電防護(hù)等方面。遵循這些注意事項(xiàng)將有助于確保
    發(fā)表于 05-27 16:02

    FPGA仿真程序的設(shè)計(jì)方法,有什么注意事項(xiàng)

    FPGA仿真的方法有哪幾種FPGA仿真程序的設(shè)計(jì)方法FPGA仿真的注意事項(xiàng)
    發(fā)表于 04-29 06:15

    FPGA在邏輯設(shè)計(jì)中有哪些注意事項(xiàng)

    請(qǐng)教各位,FPGA在邏輯設(shè)計(jì)中有哪些注意事項(xiàng)
    發(fā)表于 05-07 07:21

    FPGA設(shè)計(jì)的注意事項(xiàng)

    FPGA設(shè)計(jì)的注意事項(xiàng) 不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使
    發(fā)表于 04-10 08:34 ?991次閱讀

    電源構(gòu)建中布局的注意事項(xiàng)

    電源構(gòu)建中布局的注意事項(xiàng),感興趣的小伙伴們可以瞧一瞧。
    發(fā)表于 11-18 16:53 ?0次下載

    詳解電源中的電容作用及注意事項(xiàng)

    詳解電源中的電容作用及注意事項(xiàng)
    發(fā)表于 01-14 11:14 ?17次下載

    電源MOSFET使用注意事項(xiàng)

    關(guān)于電源MOSFET使用注意事項(xiàng)說明。
    發(fā)表于 06-18 15:22 ?24次下載

    電源PCB布局、布線、調(diào)試要點(diǎn)及注意事項(xiàng)

    電源PCB布局、布線、調(diào)試要點(diǎn)及注意事項(xiàng)
    發(fā)表于 01-06 12:31 ?150次下載
    <b class='flag-5'>電源</b>PCB布局、布線、調(diào)試要點(diǎn)及<b class='flag-5'>注意事項(xiàng)</b>

    FPGA管腳調(diào)整的注意事項(xiàng)

    編程來校正信號(hào)的通信就可以了。在調(diào)整FPGA管腳之前必須熟悉幾點(diǎn)注意事項(xiàng)FPGA管腳調(diào)整的注意事項(xiàng) (1)如圖12-1所示,當(dāng)存在VRN/VRP管腳連接上/下拉電阻時(shí),不可以調(diào),V
    的頭像 發(fā)表于 06-20 11:20 ?1160次閱讀

    FPGA的有源電容器放電電路注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《FPGA的有源電容器放電電路注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 07-25 15:06 ?0次下載
    <b class='flag-5'>FPGA</b>的有源電容器放電電路<b class='flag-5'>注意事項(xiàng)</b>

    PCB電源設(shè)計(jì)注意事項(xiàng)總結(jié)

    今天主要是關(guān)于:PCB電源設(shè)計(jì)的7個(gè)注意事項(xiàng)
    的頭像 發(fā)表于 07-31 15:04 ?1866次閱讀
    PCB<b class='flag-5'>電源</b>設(shè)計(jì)<b class='flag-5'>注意事項(xiàng)</b>總結(jié)

    電源中的電容作用及注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《電源中的電容作用及注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 11-13 09:21 ?0次下載
    <b class='flag-5'>電源</b>中的電容作用及<b class='flag-5'>注意事項(xiàng)</b>

    DC電源模塊有哪些注意事項(xiàng)和使用技巧?

    DC電源模塊有哪些注意事項(xiàng)和使用技巧?
    的頭像 發(fā)表于 12-25 13:59 ?952次閱讀
    DC<b class='flag-5'>電源</b>模塊有哪些<b class='flag-5'>注意事項(xiàng)</b>和使用技巧?

    先進(jìn)FPGA電源設(shè)計(jì)注意事項(xiàng)(電源設(shè)計(jì)器121)

    電子發(fā)燒友網(wǎng)站提供《先進(jìn)FPGA電源設(shè)計(jì)注意事項(xiàng)(電源設(shè)計(jì)器121).pdf》資料免費(fèi)下載
    發(fā)表于 08-26 09:27 ?0次下載
    先進(jìn)<b class='flag-5'>FPGA</b>的<b class='flag-5'>電源</b>設(shè)計(jì)<b class='flag-5'>注意事項(xiàng)</b>(<b class='flag-5'>電源</b>設(shè)計(jì)器121)

    xilinx FPGA IOB約束使用以及注意事項(xiàng)

    xilinx FPGA IOB約束使用以及注意事項(xiàng) 一、什么是IOB約束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是
    的頭像 發(fā)表于 01-16 11:02 ?867次閱讀
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB約束使用以及<b class='flag-5'>注意事項(xiàng)</b>
    主站蜘蛛池模板: 时尚| 赤水市| 留坝县| 江源县| 牡丹江市| 延安市| 兴山县| 太原市| 花垣县| 五指山市| 娄烦县| 曲周县| 孝昌县| 华亭县| 林西县| 彭泽县| 祁东县| 天全县| 措勤县| 屯门区| 马边| 阜新| 城市| 八宿县| 阿克苏市| 涿鹿县| 松阳县| 六安市| 肥西县| 密云县| 阿坝| 新兴县| 华容县| 阳高县| 延川县| 江永县| 漯河市| 濮阳县| 尤溪县| 乌兰浩特市| 柳林县|