女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

學(xué)技術(shù) | 基于 Semidrive X9H 主平臺(tái)的 轉(zhuǎn)接板 LVDS 計(jì)算阻抗匹配介紹

大大通 ? 2022-12-15 10:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 前言

Semidrive X9H 主平臺(tái)的轉(zhuǎn)接板 PCB 布線時(shí),涉及了 LVDS 高速差分線,不僅要求信號(hào)線的正端和負(fù)端信號(hào)線寬及線間距保持一致,還需要對(duì)差分信號(hào)線進(jìn)行阻抗控制。控制差分信號(hào)線的阻抗,對(duì)高速數(shù)字信號(hào)的完整性是非常重要的,因?yàn)椴罘肿杩怪苯佑绊懶盘?hào)帶寬、信號(hào)抖動(dòng)和信號(hào)線上的干擾電壓,如果不進(jìn)行控制,信號(hào)質(zhì)量會(huì)嚴(yán)重下降。所以在制版時(shí)需要計(jì)算差分信號(hào)的阻抗匹配,從而完成制版。

本文旨在通過SI9000 軟件來計(jì)算轉(zhuǎn)接板 LVDS 阻抗匹配做一個(gè)簡(jiǎn)單的介紹。

2 Polar Si9000 特性阻抗計(jì)算

2.1 Polar Si9000 軟件安裝

解壓并運(yùn)行exe啟動(dòng)安裝進(jìn)程。

exe 完成后桌面會(huì)生成 Shortcut to Si9000 快捷鍵,雙擊快捷鍵會(huì)彈出如下窗口,選擇第二個(gè)“Specify the License File”進(jìn)入下一步。

c504baa0-7c0b-11ed-b116-dac502259ad0.png

圖2-1 SI9000 指定 License 文件


點(diǎn)擊“Browse”選擇安裝文件里的“l(fā)ic”文件,點(diǎn)擊 NEXT 。

c525b2b4-7c0b-11ed-b116-dac502259ad0.png

圖2-2 SI9000 添加 “si9000_2038.lic”文件

Polar SI9000 軟件安裝成功,啟動(dòng)并顯示主界面

c5395562-7c0b-11ed-b116-dac502259ad0.png

圖2-3 SI9000 添加 “si9000_2038.lic”文件

2.2 了解 Polar Si9000 軟件界面

首先對(duì) Si9000 界面有一個(gè)初步的了解,熟悉常用的幾個(gè)模板的使用,學(xué)會(huì)了模板,也就基本了解了阻抗匹配。

c551ef28-7c0b-11ed-b116-dac502259ad0.png

圖2-4 Si9000 軟件主界面介紹

Si9000 軟件設(shè)計(jì)參數(shù):

H1 ---- 外層到次外層之間的介質(zhì)厚度。(PP 片或者板材,不包括銅厚)。

Er1 ---- 這里是PP的介電常數(shù)。(例如:板材4.5,P 片4.2)。

W1 ---- 阻抗線下線寬。成品線寬,也就是我們的畫圖設(shè)計(jì)走線寬度。

W2 ---- 阻抗線上線寬。走線頂端寬度,表示側(cè)蝕的意思,外層成品1oz的銅厚一般按1mil的側(cè)蝕量計(jì)算。

S1 ---- 阻抗線間距。

T1 ---- 阻抗線銅厚或成品銅厚=基板銅厚+電鍍銅厚。

C1 ---- 基材阻焊厚度。走線間的基材上的阻焊厚度,注意走線間隙一般比較小,容易產(chǎn)生溝壑效果,這里的阻焊厚度稍微厚一點(diǎn)。

C2 ---- 線面阻焊厚度(后加工)。

C3 ---- 基板上面的綠油厚度

CEr1 ---- 阻焊介電常數(shù)。

Zo ---- 需要的阻抗值。

2.3 Polar Si9000 常見的阻抗模型

在中低端的線路板中涉及的一般少一些,主要是雙面板、四層板、以及以上的層數(shù)的多層板。多層板的一般居多。阻抗一般分為6種:?jiǎn)味俗杩咕€、差分阻抗線、單端共面地阻線、差分共面地阻抗線、層間差分阻抗線、共模阻抗。

c56866fe-7c0b-11ed-b116-dac502259ad0.png

外層單端阻抗

c57f81e0-7c0b-11ed-b116-dac502259ad0.png

外層差分阻抗

c595ef70-7c0b-11ed-b116-dac502259ad0.png

外層單端共面地阻抗

c5ae2b12-7c0b-11ed-b116-dac502259ad0.png

外層差分共面地阻抗

c5ae2b12-7c0b-11ed-b116-dac502259ad0.png

內(nèi)層單端阻抗 <兩面屏蔽>

c5db18e8-7c0b-11ed-b116-dac502259ad0.png

內(nèi)層單端阻抗 <兩面屏蔽>


c5f43a44-7c0b-11ed-b116-dac502259ad0.png

內(nèi)層單端共面地阻抗 <兩面屏蔽>


c60d0538-7c0b-11ed-b116-dac502259ad0.png

內(nèi)層差分共面地阻抗 <兩面屏蔽>

圖 2-5 常見的阻抗模型


3 X9H 主平臺(tái)計(jì)算 LVDS 阻抗匹配介紹

3.1 確定差分線的阻抗以及 PCB 板材參數(shù)

首先,查詢到 LVDS 差分線的特征阻抗是100Ω。在設(shè)計(jì)PCB時(shí),需要按特定的參數(shù)布線,使得阻抗匹配到 100Ω 左右,否則會(huì)有信號(hào)反射,造成信號(hào)質(zhì)量下降。

其次,X9H 主平臺(tái)轉(zhuǎn)接板 LVDS 制版說明中定義了:板材 FR-4,TG150;板厚 1.6mm;銅箔厚度:內(nèi)層1 oz,外層0.5 + Plating oz;最小線寬8 mil;最小線距6 mil;最小孔徑10 mil。

四層板1.6mm厚度的 PCB 層疊參數(shù)如下:

c626a8ee-7c0b-11ed-b116-dac502259ad0.png

圖3-1 四層板1.6mm厚度的 PCB 層疊參數(shù)

從上圖中可以看出,我們轉(zhuǎn)接板 LVDS 是四層板,2116+1080疊層結(jié)構(gòu),板材的介電常數(shù)為4.2,頂層/底層和相鄰的中間層間距是0.1mm(約4mil),頂層銅厚度為0.035mm(約1.4mil),另外還有一些阻焊的參數(shù),有了這些參數(shù),就可以在 SI9000中計(jì)算布線的參數(shù)了。

3.2 LVDS 差分阻抗匹配參數(shù)計(jì)算

LVDS 差分阻抗匹配打開 SI9000 后,選擇差分對(duì)的微帶線模型,這個(gè)模板含義是信號(hào)線與 GND 層相鄰,并且信號(hào)上蓋有綠油。

c6394b8e-7c0b-11ed-b116-dac502259ad0.png

圖3-2差分對(duì)的微帶線模型選擇

c65c6bbe-7c0b-11ed-b116-dac502259ad0.png

圖3-3阻抗匹配計(jì)算步驟

在計(jì)算阻抗前,我們先要了解清楚幾個(gè)參數(shù),疊層參數(shù),及板廠的板材,介電常數(shù),綠油,PP 片厚度等參數(shù)。

首先常用的 PP 有:106=0.05MM=1.96mil,1080=0.07MM=2.75mil,2116=0.12MM=4.72mil,7628=0.19MM=7.4mil。根據(jù)板廠提供的板材確定介質(zhì)厚度。

其次常用 FR4 芯板厚度有:2.4MIL,4mil,6mil,6.5mil,5.12mil,9.1mil,10mil,10.43mil,13miil,14.37mil等等厚度。不同的FR4芯板的介質(zhì)也是不同的,常見的有4.2,4.4,4.5,這些差數(shù)只能通過板廠得知。

c68729da-7c0b-11ed-b116-dac502259ad0.png

圖3-4 轉(zhuǎn)接板 LVDS 阻抗計(jì)算

3.3 特性阻抗的關(guān)鍵和方法:

在高速電路中,如 USBHDMIDDR、LVDS 設(shè)計(jì)中往往要注意阻抗匹配問題,高頻信號(hào)在傳輸線中傳播時(shí)所遇到的阻力稱為特性阻抗,包括容抗,感抗,阻抗。為了保證信號(hào)在傳輸過程中不發(fā)生反射現(xiàn)象,信號(hào)盡量保持完整,降低傳輸損耗,要對(duì)印刷電路板進(jìn)行阻抗匹配。阻抗匹配的目的主要在于傳輸線上所有高頻微波信號(hào)都能達(dá)到負(fù)載點(diǎn),不會(huì)有信號(hào)反射回源頭。其中通常情況下,USB/DDR 的阻抗值保持在90Ω±10%。HDMI/LVDS 保持在100Ω±10%。

影響阻抗的關(guān)鍵因素主要有:線寬(W),線距(S),線厚(T),介質(zhì)常數(shù)(Dk/Er),介質(zhì)厚度(H),那么阻抗和線寬(W),線距(S),線厚(T),介質(zhì)常數(shù)(Dk/Er)成反比,和介質(zhì)厚度(H)成正比。

阻抗匹配的方法:1.憑經(jīng)驗(yàn)值;2.交給PCB廠商;3.結(jié)合SI9000進(jìn)行系統(tǒng)的理論計(jì)算。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4362

    文章

    23464

    瀏覽量

    408656
  • 轉(zhuǎn)接板
    +關(guān)注

    關(guān)注

    0

    文章

    38

    瀏覽量

    10700
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何確保模擬示波器的輸入阻抗匹配

    輸入阻抗匹配是確保信號(hào)完整性和測(cè)量精度的關(guān)鍵。模擬示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 兩種輸入阻抗模式,需根據(jù)被測(cè)信號(hào)特性選擇匹配模式。以下是確保
    發(fā)表于 04-08 15:25

    BNC 接頭阻抗匹配:接線中的關(guān)鍵技術(shù)與注意事項(xiàng)

    阻抗匹配貫穿 BNC 連接器接線全程,依托德索的優(yōu)質(zhì)產(chǎn)品、先進(jìn)技術(shù)與專業(yè)指導(dǎo),掌握關(guān)鍵技術(shù),遵循注意事項(xiàng),才能保障信號(hào)高質(zhì)量傳輸,為依賴 BNC 連接的系統(tǒng)穩(wěn)定運(yùn)行筑牢根基。
    的頭像 發(fā)表于 03-12 10:42 ?695次閱讀
    BNC 接頭<b class='flag-5'>阻抗匹配</b>:接線中的關(guān)鍵<b class='flag-5'>技術(shù)</b>與注意事項(xiàng)

    阻抗匹配怎么設(shè)計(jì)?

    阻抗匹配設(shè)計(jì)有什么資料嗎?求推薦
    發(fā)表于 03-10 07:37

    Aigtek:功率放大器如何進(jìn)行阻抗匹配

    阻抗匹配是功率放大器設(shè)計(jì)中非常重要的一部分,它涉及到信號(hào)傳輸?shù)男屎凸β实淖畲筝敵觥O旅嫖靼舶蔡⒃敿?xì)介紹功率放大器的阻抗匹配原理和方法。 阻抗是指電路對(duì)交流信號(hào)的阻礙程度,它由電阻(
    的頭像 發(fā)表于 03-05 11:02 ?403次閱讀
    Aigtek:功率放大器如何進(jìn)行<b class='flag-5'>阻抗匹配</b>

    利用兩個(gè)元件實(shí)現(xiàn) L 型網(wǎng)絡(luò)阻抗匹配

    本文要點(diǎn)L型網(wǎng)絡(luò)阻抗匹配是一個(gè)簡(jiǎn)單的濾波器,由兩個(gè)電抗元件組成。L型濾波器具有較寬的帶寬,但在載波頻率下響應(yīng)速度緩慢。設(shè)計(jì)人員可以組合多個(gè)L型濾波器,實(shí)現(xiàn)更穩(wěn)健的響應(yīng)以及更高的品質(zhì)因數(shù)。阻抗匹配
    的頭像 發(fā)表于 12-20 18:57 ?1332次閱讀
    利用兩個(gè)元件實(shí)現(xiàn) L 型網(wǎng)絡(luò)<b class='flag-5'>阻抗匹配</b>

    Cadence技術(shù)解讀 天線的阻抗匹配技術(shù)

    本文要點(diǎn) 天線的阻抗匹配技術(shù)旨在確保將最大功率傳輸?shù)教炀€中,從而使天線元件能夠強(qiáng)烈輻射。 天線阻抗匹配是指將天線饋線末端的輸入阻抗與饋線的特性阻抗
    的頭像 發(fā)表于 12-16 15:44 ?2102次閱讀
    Cadence<b class='flag-5'>技術(shù)</b>解讀 天線的<b class='flag-5'>阻抗匹配</b><b class='flag-5'>技術(shù)</b>

    阻抗匹配計(jì)算和差分走線設(shè)置

    ad,cadense 阻抗匹配計(jì)算和差分走線設(shè)置
    發(fā)表于 10-17 16:59 ?2次下載

    阻抗匹配中50歐姆好像是一個(gè)很特殊的值,為什么呢?

    阻抗匹配中50歐姆好像是一個(gè)很特殊的值,為什么呢?各種的阻抗匹配情況是怎樣考慮的?因?yàn)樽罱囊粋€(gè)問題對(duì)阻抗匹配的原理開始模糊起來,請(qǐng)專家指教。
    發(fā)表于 09-19 07:26

    使用LP875230C-Q1 和 LP87565V-Q1 的 Semidrive X9H 電源設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《使用LP875230C-Q1 和 LP87565V-Q1 的 Semidrive X9H 電源設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 09-12 11:08 ?0次下載
    使用LP875230C-Q1 和 LP87565V-Q1 的 <b class='flag-5'>Semidrive</b> <b class='flag-5'>X9H</b> 電源設(shè)計(jì)

    Semidrive X9P/X9U 電源設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《Semidrive X9P/X9U 電源設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 09-11 10:21 ?0次下載
    <b class='flag-5'>Semidrive</b> <b class='flag-5'>X9</b>P/<b class='flag-5'>X9</b>U 電源設(shè)計(jì)

    OPA847與OPA861之間沒有阻抗匹配,實(shí)際做成電路會(huì)有問題嗎?

    下面是我連的一個(gè)電路,先電壓放大,再電壓轉(zhuǎn)電流,OPA847與OPA861之間沒有阻抗匹配,實(shí)際做成電路會(huì)有問題嗎?如果要阻抗匹配,是不是B端之間并聯(lián)一個(gè)50歐電阻,但是這樣會(huì)分壓,電流達(dá)不到我的要求,有其他實(shí)現(xiàn)阻抗匹配的方法
    發(fā)表于 09-09 06:22

    請(qǐng)問阻抗匹配后反相比例放大器的輸入阻抗是怎么計(jì)算

    阻抗匹配后反相比例放大器的輸入阻抗是怎么計(jì)算?謝謝!
    發(fā)表于 08-28 08:26

    請(qǐng)問為什么阻抗匹配會(huì)損失6dB?

    1、在有的帖子,或資料上看到,運(yùn)放的輸入,輸出進(jìn)行阻抗匹配后會(huì)損失6dB的增益,這是為什么呢? 2、如圖:
    發(fā)表于 08-14 08:18

    為什么要阻抗匹配

    電子行業(yè)的工程師經(jīng)常會(huì)遇到阻抗匹配問題。什么是阻抗匹配?為什么要進(jìn)行阻抗匹配?本文帶您一探究竟!什么是阻抗在電學(xué)中,常把對(duì)電路中電流所起的阻礙作用叫做
    的頭像 發(fā)表于 07-10 08:25 ?1805次閱讀
    為什么要<b class='flag-5'>阻抗匹配</b>?

    PCB阻抗匹配過孔的多個(gè)因素你知道哪些?

    在高速PCB設(shè)計(jì)中,阻抗匹配是至關(guān)重要的。過孔作為連接不同層信號(hào)的關(guān)鍵元素,也需要進(jìn)行阻抗匹配以確保信號(hào)的完整性。捷多邦小編今天就與大家聊聊PCB阻抗匹配過孔~ 過孔是PCB上用于連接不同層信號(hào)線
    的頭像 發(fā)表于 07-04 17:39 ?2327次閱讀
    主站蜘蛛池模板: 黄大仙区| 建始县| 江川县| 朝阳区| 四川省| 凌云县| 邢台县| 灵璧县| 万源市| 邯郸县| 宾阳县| 土默特右旗| 淮南市| 琼海市| 彰化县| 句容市| 双桥区| 长子县| 锦屏县| 馆陶县| 奈曼旗| 永定县| 监利县| 吉隆县| 台东县| 山西省| 连城县| 浦东新区| 栾川县| 荔波县| 衡阳县| 巨野县| 固镇县| 蛟河市| 三河市| 陈巴尔虎旗| 遂昌县| 四平市| 桃园市| 临澧县| 卓资县|