女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

超高數(shù)據(jù)流通量FPGA新品類中的Block RAM級(jí)聯(lián)架構(gòu)

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-13 17:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述

隨著數(shù)據(jù)中心人工智能自動(dòng)駕駛5G、計(jì)算存儲(chǔ)和先進(jìn)測(cè)試等應(yīng)用的數(shù)據(jù)量和數(shù)據(jù)流量不斷增大,不僅需要引入高性能、高密度FPGA來發(fā)揮其并行計(jì)算和可編程硬件加速功能,而且還對(duì)大量數(shù)據(jù)在FPGA芯片內(nèi)外流動(dòng)提出了更高的要求。于是,在FPGA芯片中集成包括片上二維網(wǎng)絡(luò)(2D NoC)和各種最新高速接口的新品類FPGA芯片應(yīng)運(yùn)而生,成為FPGA產(chǎn)業(yè)和相關(guān)應(yīng)用的新熱點(diǎn)。

拉開這場(chǎng)FPGA芯片創(chuàng)新大幕的是全球最大的獨(dú)立FPGA技術(shù)和產(chǎn)品提供商Achronix半導(dǎo)體公司,其采用7nm工藝打造的Achronix Speedster7t FPGA不僅擁有諸多高性能外圍Hard IP,而且是全球首次在FPGA的邏輯陣列上集成了2D NoC,一經(jīng)推出就在市場(chǎng)得到了積極的響應(yīng),并引來競(jìng)爭(zhēng)對(duì)手的模仿和跟隨。

Speedster7t這款專門針對(duì)人工智能/機(jī)器學(xué)習(xí)AI / ML)和高帶寬應(yīng)用進(jìn)行優(yōu)化的高性能、高密度FPGA,包括了革命性的二維片上網(wǎng)絡(luò)(2D NoC)、新型機(jī)器學(xué)習(xí)處理器(MLP)、400G以太網(wǎng)和PCIe Gen5端口,以及高帶寬GDDR6和DDR4/5存儲(chǔ)控制器。Speedster7t FPGA架構(gòu)如圖1所示。

1657089879405201.png

圖1 Speedster7t FPGA結(jié)構(gòu)圖

Achronix Speedster7t FPGA除了在外圍Hard IP上都采用目前業(yè)內(nèi)領(lǐng)先的大帶寬高速率IP,在內(nèi)部的可編程邏輯的架構(gòu)中也做了大量的優(yōu)化去進(jìn)一步提高內(nèi)部可編程邏輯的性能,從而適配外圍IP超高帶寬需求。本文首先談?wù)凷peedster7t FPGA的片上SRAM,也就是Block RAM針對(duì)傳統(tǒng)的結(jié)構(gòu)所做出的一些優(yōu)化。

Speedster7t FPGA中可編程邏輯的架構(gòu)

Speedster7t FPGA中內(nèi)部的可編程資源是按列排布,包括LUT、FF、ALU、MUX、MLP、Block RAM、Logic RAM。如圖2所示。

1657089875958025.png

圖2 Speedster7t FPGA可編程邏輯結(jié)構(gòu)

其中MLP、Block RAM、Logic RAM是集成在一起,他們之間的連接用的是專有的走線,不占用可編程邏輯走線資源,這樣做的目的主要是為了提高性能,同時(shí)也可以節(jié)省可編程邏輯走線資源,這個(gè)架構(gòu)對(duì)于AI,還有需要用到MLP的一些復(fù)雜算法的性能優(yōu)化是非常明顯的,在我們的MLP系列文章中會(huì)詳細(xì)講到,這里我們只重點(diǎn)說一下Block RAM。

Speedster7t FPGA的Block RAM特點(diǎn)

Speedster7t FPGA內(nèi)部的Block RAM是一個(gè)容量為72k bit的簡(jiǎn)單雙端口RAM,有一個(gè)讀端口,一個(gè)寫端口。兩個(gè)端口的時(shí)鐘完全獨(dú)立,并且可以完全獨(dú)立的配置讀寫位寬。它可以靈活的配置成簡(jiǎn)單雙端口RAM或者ROM

Block RAM的主要特性如表1所示。

表1 Block RAM的關(guān)鍵特性

1657089871438834.png

Block RAM框圖如圖3所示。

1657089865325548.png

圖3 Block RAM內(nèi)部結(jié)構(gòu)

Speedster7t FPGA的Block RAM級(jí)聯(lián)結(jié)構(gòu)

Speedster7t FPGA的Block RAM最大的特點(diǎn)是增加了Block RAM間的級(jí)聯(lián)走線,級(jí)聯(lián)走線是BRAM間專有的連線,不占用可編程邏輯的走線資源,可以極大的提升多個(gè)Block RAM級(jí)聯(lián)的性能。圖4顯示了Block RAM間級(jí)聯(lián)走線的架構(gòu)。

1657089856243927.png

圖4 Block RAM級(jí)聯(lián)結(jié)構(gòu)

由圖4可以看出,讀寫地址線和數(shù)據(jù)線都有專有的級(jí)聯(lián)線連接。這樣的架構(gòu)在一些場(chǎng)景中都會(huì)有應(yīng)用,比如:需要從外部端口接收數(shù)據(jù)或者從GDDR6讀數(shù)據(jù)去初始化大量Block RAM的場(chǎng)景,AI的神經(jīng)網(wǎng)絡(luò)就是一個(gè)典型的應(yīng)用,在每一層的卷積算法中,系統(tǒng)都會(huì)從GDDR6讀出圖像數(shù)據(jù)和權(quán)重?cái)?shù)據(jù)放入每個(gè)引擎的Block RAM中,引擎計(jì)算完畢以后再存入到GDDR6中供下一次運(yùn)算使用。

有了這樣的級(jí)聯(lián)架構(gòu),我們?cè)趯懭霐?shù)據(jù)去初始化大量Block RAM的時(shí)候不需要外部數(shù)據(jù)有很大的扇出,直接通過同一列Block RAM的級(jí)聯(lián)線就可以輕松完成,具體實(shí)現(xiàn)可以參考Achronix MLP_Conv2D參考設(shè)計(jì)。另外一個(gè)例子就是在需要多個(gè)Block RAM去構(gòu)成更大容量的RAM的時(shí)候,如果利用級(jí)聯(lián)線可以大大提升系統(tǒng)的性能。我們針對(duì)這個(gè)專門做了一個(gè)工程比較一下,生成一個(gè)位寬64bit,深度16384的一個(gè)簡(jiǎn)單雙端口RAM,需要用到16個(gè)Block RAM。我們分別用專有級(jí)聯(lián)線和內(nèi)部可編程邏輯去拼深度兩種方法來對(duì)比。可以看到用專有的級(jí)聯(lián)線資源更省,而且性能有了很大的提高。

使用專有的級(jí)聯(lián)線資源占用和性能:

1657089847479587.jpg

使用可編程邏輯資源占用和性能:

1657089840385167.jpg

后面我們會(huì)繼續(xù)深入了解Speedster7t FPGA可編程邏輯的各種特性,并且會(huì)用一些例子來說明如何更高效的利用這些特性,以將Speedster7t這款業(yè)界首創(chuàng)的高數(shù)據(jù)帶寬FPGA芯片與更多的創(chuàng)新智能化應(yīng)用結(jié)合起來。

此外,Achronix也提供Speedcore嵌入式FPGA硅知識(shí)產(chǎn)權(quán)(IP)產(chǎn)品,用來幫助用戶在應(yīng)用規(guī)模進(jìn)一步擴(kuò)大后,去開發(fā)帶有eFPGA邏輯陣列的ASIC或者SoC產(chǎn)品,它們由Achronix的ACE FPGA開發(fā)工具提供支持,從而可以重用FPGA開發(fā)成果,這是Achronix在率先引入2D NoC和MLP之外,另一個(gè)層面上的創(chuàng)新。

責(zé)任編輯:彭菁

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22021

    瀏覽量

    617339
  • 嵌入式
    +關(guān)注

    關(guān)注

    5147

    文章

    19627

    瀏覽量

    316695
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7252

    瀏覽量

    91692
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGABlock RAM級(jí)聯(lián)架構(gòu)給AI/ML帶來超高數(shù)據(jù)流通量

    隨著數(shù)據(jù)中心、人工智能、自動(dòng)駕駛、5G、計(jì)算存儲(chǔ)和先進(jìn)測(cè)試等應(yīng)用的數(shù)據(jù)量和數(shù)據(jù)流量不斷增大,不僅需要引入高性能、高密度FPGA來發(fā)揮其并行計(jì)算和可編程硬件加速功能,而且還對(duì)大量
    發(fā)表于 07-06 15:48 ?1269次閱讀
    <b class='flag-5'>FPGA</b>的<b class='flag-5'>Block</b> <b class='flag-5'>RAM</b><b class='flag-5'>級(jí)聯(lián)</b><b class='flag-5'>架構(gòu)</b>給AI/ML帶來<b class='flag-5'>超高</b><b class='flag-5'>數(shù)據(jù)流通量</b>

    FPGARAM的分布和特性

    在選擇FPGA時(shí),關(guān)注LUT(Look-Up Table)和BRAM(Block RAM)是非常重要的,因?yàn)樗鼈兪?b class='flag-5'>FPGA架構(gòu)
    的頭像 發(fā)表于 11-21 15:03 ?3785次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>中</b>塊<b class='flag-5'>RAM</b>的分布和特性

    ?Achronix定制單元塊大幅提升Speedcore eFPGA性能

    【導(dǎo)讀】為了滿足人工智能、機(jī)器學(xué)習(xí)、無人駕駛、ADAS等應(yīng)用提出的越來越高的特殊計(jì)算需求,Achronix宣布為其eFPGA IP解決方案推出Speedcore定制單元塊,這是一種可以將功耗和面積降至最低、同時(shí)將數(shù)據(jù)流通量最大化的解決方案。
    發(fā)表于 10-19 11:28 ?1213次閱讀

    請(qǐng)問9K Block RAM設(shè)計(jì)那些2 9K Block RAM在哪里?

    嗨,我想為我的設(shè)計(jì)使用比特流加密,我遇到了一個(gè)關(guān)于9K Block RAM的問題,在答案記錄39999描述了r然后我決定在我的設(shè)計(jì)刪除所有9k
    發(fā)表于 06-06 07:23

    RAM數(shù)據(jù)流不起作用

    的6個(gè)原型運(yùn)行良好。當(dāng)我連接到FPGA上的參考電壓IO時(shí),其中2個(gè)變?yōu)椴煌碾娮柚担虼?b class='flag-5'>RAM數(shù)據(jù)流不起作用。我手動(dòng)手動(dòng)測(cè)試參考電壓引腳以排除出售的問題。在我的工作板上,我在參考電壓
    發(fā)表于 06-20 15:21

    FPGA 內(nèi)部詳細(xì)架構(gòu) 精選資料分享

    互連線資源(Interconnect)4.嵌入式塊 RAM(BRAM)(Block RAM)5.底層內(nèi)嵌功能單元6.內(nèi)嵌專用硬核7.致謝FPGA 芯片整體
    發(fā)表于 07-30 08:10

    基于FPGA芯片的數(shù)據(jù)流結(jié)構(gòu)分析

    Virtex 型FPGA 芯片是Xilinx 公司芯片系列的一種,Virtex 系列的數(shù)據(jù)流及配置邏輯與XC4000 的數(shù)據(jù)流及配置邏輯有顯著不同,但卻與Xilinx 的
    發(fā)表于 11-18 11:37 ?2648次閱讀

    如何用FPGABlock RAM性能實(shí)現(xiàn)HDTV視頻增強(qiáng)算法灰度直方圖統(tǒng)計(jì)

    本文介紹了如何在FPGA 利用Block RAM 的特殊結(jié)構(gòu)實(shí)現(xiàn)HDTV視頻增強(qiáng)算法灰度直方圖統(tǒng)計(jì)。
    的頭像 發(fā)表于 07-10 08:10 ?3148次閱讀

    如何使用Block RAM及利用其功能和性能優(yōu)勢(shì)

    了解新的Block RAM級(jí)聯(lián)功能,如何使用它,以及如何利用其功能和性能優(yōu)勢(shì)。
    的頭像 發(fā)表于 11-23 06:56 ?5248次閱讀

    xilinx 7系列FPGA里面的Block RAM

    些大材小用,因此xilinx公司在其FPGA內(nèi)部專門集成了很多存儲(chǔ)器模塊,稱作Block RAM,其猶如slice海洋當(dāng)中的一顆顆明珠,專門實(shí)現(xiàn)數(shù)據(jù)暫存功能,且每個(gè)時(shí)鐘區(qū)域都布置了若干
    的頭像 發(fā)表于 11-23 14:08 ?8700次閱讀
    xilinx 7系列<b class='flag-5'>FPGA</b>里面的<b class='flag-5'>Block</b> <b class='flag-5'>RAM</b>

    FPGARAM存儲(chǔ)資源詳細(xì)資料說明

    本文檔的主要內(nèi)容詳細(xì)介紹的是FPGARAM存儲(chǔ)資源詳細(xì)資料說明包括了:1、 FPGA存儲(chǔ)資源簡(jiǎn)介,2、 不同廠家的 Block RAM
    發(fā)表于 12-09 15:31 ?10次下載
    <b class='flag-5'>FPGA</b>的<b class='flag-5'>RAM</b>存儲(chǔ)資源詳細(xì)資料說明

    FPGAblock ram的特殊用法列舉

    FPGAblock ram是很常見的硬核資源,合理的利用這些硬件資源一定程度上可以優(yōu)化整個(gè)設(shè)計(jì),節(jié)約資源利用率,充分開發(fā)FPGA芯片中的
    的頭像 發(fā)表于 12-24 14:28 ?1585次閱讀

    使用FPGA調(diào)用RAM資源的詳細(xì)說明

    RAM),其中BRAM是block ram,是存在FPGA的大容量的RAM,DRAM是
    發(fā)表于 12-30 16:27 ?9次下載

    FPGA在一個(gè)時(shí)鐘周期可以讀取多個(gè)RAM數(shù)據(jù)嗎?

    設(shè)計(jì)都涉及到對(duì)RAM的讀寫操作。在FPGA芯片中,RAM也叫做存儲(chǔ)塊(Block RAM),可以存儲(chǔ)大量的
    的頭像 發(fā)表于 10-18 15:28 ?1679次閱讀

    可信數(shù)據(jù)流通網(wǎng)絡(luò)(TDN)白皮書

    二是明晰 TDN 的可信數(shù)據(jù)流通關(guān)鍵技術(shù)范疇。從保障數(shù)據(jù)隱私安全、流通過程可控可信、跨節(jié)點(diǎn)跨平臺(tái)跨技術(shù)互聯(lián)互通等角度歸納、分析實(shí)現(xiàn)數(shù)據(jù)可信流通
    的頭像 發(fā)表于 11-06 16:50 ?2094次閱讀
    可信<b class='flag-5'>數(shù)據(jù)流通</b>網(wǎng)絡(luò)(TDN)白皮書
    主站蜘蛛池模板: 河间市| 崇礼县| 灌云县| 闽侯县| 台南县| 安吉县| 蒙山县| 太和县| 越西县| 都兰县| 积石山| 巴彦县| 柘荣县| 图木舒克市| 罗山县| 赤壁市| 大宁县| 三江| 民丰县| 洛川县| 察哈| 宁化县| 定日县| 丘北县| 保山市| 志丹县| 郁南县| 黄梅县| 呼伦贝尔市| 黎平县| 灵川县| 梅河口市| 锡林浩特市| 泗水县| 两当县| 雅安市| 宝丰县| 延吉市| 巴彦淖尔市| 黄龙县| 濮阳市|