在電路板尺寸固定的情況下,如果設(shè)計(jì)中需要容納更多的功能,就往往需要提高PCB的走線密度,但是這樣有可能導(dǎo)致走線的相互干擾增強(qiáng),同時(shí)走線過(guò)細(xì)也使阻抗無(wú)法降低,請(qǐng)介紹在高速(>100MHz)高密度PCB設(shè)計(jì)中的技巧?
在設(shè)計(jì)高速高密度PCB時(shí),串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘?duì)時(shí)序(timing)與信號(hào)完整性(signal integrity)有很大的影響。以下提供幾個(gè)注意的地方:
1.控制走線特性阻抗的連續(xù)與匹配。
2.走線間距的大小。一般??吹降拈g距為兩倍線寬??梢酝高^(guò)仿真來(lái)知道走線間距對(duì)時(shí)序及信號(hào)完整性的影響,找出可容忍的最小間距。不同芯片信號(hào)的結(jié)果可能不同。
3.選擇適當(dāng)?shù)亩私臃绞健?/p>
4.避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重迭在一起,因?yàn)檫@種串?dāng)_比同層相鄰走線的情形還大。
5.利用盲埋孔(blind/buried via)來(lái)增加走線面積。但是PCB板的制作成本會(huì)增加。 在實(shí)際執(zhí)行時(shí)確實(shí)很難達(dá)到完全平行與等長(zhǎng),不過(guò)還是要盡量做到。
除此以外,可以預(yù)留差分端接和共模端接,以緩和對(duì)時(shí)序與信號(hào)完整性的影響。
-
pcb
+關(guān)注
關(guān)注
4357文章
23439瀏覽量
407264 -
串?dāng)_
+關(guān)注
關(guān)注
4文章
189瀏覽量
27357
原文標(biāo)題:【M博士問(wèn)答】在高速(>100MHz)高密度PCB設(shè)計(jì)中,對(duì)于串?dāng)_需要注意什么?
文章出處:【微信號(hào):Mouser-Community,微信公眾號(hào):貿(mào)澤電子設(shè)計(jì)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)
高頻PCB設(shè)計(jì)需要注意的細(xì)節(jié)
PCB設(shè)計(jì)--處理布線密度
在高速(>100MHz)高密度PCB設(shè)計(jì)中的技巧?
如何去面對(duì)高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?
高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)問(wèn)題是什么?
請(qǐng)問(wèn)一下怎么解決高速高密度電路設(shè)計(jì)中的串擾問(wèn)題?
高速高密度PCB的SI問(wèn)題

高速高密度PCB設(shè)計(jì)的4個(gè)技巧
高速高密度PCB設(shè)計(jì)面臨著什么挑戰(zhàn)

評(píng)論