概述
DS4510是CPU監控電路,具有內部集成的64字節EEPROM存儲器和四個可編程的非易失性(NV) I/O引腳。它配備了工業標準I2C接口,使用快速模式(400kbps)或標準模式(100kbps)進行通信。I/O引腳可以用作通用I2C至并行I/O擴展器,具有無限制讀寫的能力。EEPROM寄存器允許調節I/O引腳的上電值,由此在上電過程跟蹤系統的狀態。該CPU監控器的定時器可以在125ms至1000ms之間調整以滿足大多數應用的需要。
數據表:*附件:DS4510 CPU監控電路,具有非易失存儲器和可編程輸入 輸出技術手冊.pdf
應用
特性
- 5V電源精確的5%、10%或15%門限值監視
- 在V
CC返回容限范圍后,可編程的復位定時器將維持復位狀態 - 具有可選擇內部上拉電阻的四個可編程、NV、數字I/O引腳
- 64字節的用戶EEPROM
- 減少了對分立元件的需求
- I2C兼容的串行接口
- 10引腳μSOP封裝
引腳配置描述
操作電路
交流電氣特性
典型操作特性
詳細說明
DS4510 包含一個 CPU 監控器、四個可編程 I/O 引腳以及一個 64 字節的 EEPROM 存儲器。所有功能均可通過業界標準的 I2C 兼容總線進行配置和控制。DS4510 的非易失性寄存器采用 SRAM 映射的 EEPROM(即影子 EEPROM)實現。該存儲器可配置為作為易失性 SRAM 或非易失性 EEPROM 運行,通過調整配置寄存器(SEEPROM)中的 SEE 位來實現。將這些寄存器配置為 SRAM 可消除 EEPROM 寫入時間,并允許對這些寄存器進行無限次循環寫入。將寄存器配置為 EEPROM 可讓應用程序更改上電時調用的電源電平值。
可編程 CPU 監控器
通過向復位延遲寄存器(EEPROM)寫入來調整超時周期。AC 電氣特性中給出了每個設置的延遲時間。如果設置了 SEE 位,更改將寫入 SRAM。在上電時,最后一個值也會寫入 EEPROM 中。I2C 總線用于通過設置配置寄存器中的 SWRT 位來激活 RST 引腳。超時周期結束后,該位會自動復位為零。配置寄存器還包含就緒位、閾值點和復位狀態位。就緒位用于判斷 DS4510 的上電復位電平是否被 VCC 超過。閾值點用于判斷 VCC 是否高于 VCTP。如果 RST 處于有效狀態,則設置復位狀態位。
注意:RST 引腳為集電極開路輸出,因此需要一個外部上拉電阻,以實現高邏輯電平。
可編程非易失性數字 I/O 引腳
每個可編程 I/O 引腳都包含一個輸入、一個集電極開路輸出以及一個可選擇的內部上拉電阻。DS4510 將 I/O 引腳的更改存儲在 EEPROM 存儲器中。將 SEEPROM 用作 SRAM 對應用程序有益,因為 I/O 擴展通常需要快速訪問時間和對 I/O 引腳進行頻繁修改。配置 SEE 位以在 EEPROM 模式下運行,可允許更改 I/O 引腳的上電狀態。上電時,I/O 引腳為高阻抗狀態,直到 VCC 超過 2.0V(典型值),此時從 EEPROM 中調用最后一個值。掉電時,I/O 狀態由 VCC 降至 1.9V(典型值)來維持。
I/O 引腳的內部上拉電阻由上拉使能寄存器(F0h)控制。同樣,各個 I/O 控制寄存器(F4h 至 F7h)用于調整下拉電阻。
-
存儲器
+關注
關注
38文章
7648瀏覽量
167223 -
EEPROM
+關注
關注
9文章
1085瀏覽量
83687 -
DS4510
+關注
關注
0文章
2瀏覽量
5565
發布評論請先 登錄
NAND Flash非易失存儲器簡介

具有多種可編程性的易失性存儲器數字電位器
FPGA零基礎學習:半導體存儲器和可編程邏輯器件簡介
可編程非易失(NV)存儲器的質詢-響應安全認證IC DS28
高度集成、10位可編程gamma和VCOM基準系統,帶有非易
Mbit非易失性靜態隨機訪問存儲器nvSRAM系列
LTC2936:帶電可編程只讀存儲器和比較器輸出的可編程禍不單行電壓監控器數據表

評論