女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

3X1L_gh_f97d258 ? 來源:未知 ? 作者:易水寒 ? 2018-06-10 10:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著SerDes芯片集成度、復(fù)雜度、傳輸速率的不斷提高,傳統(tǒng)的自動化測試系統(tǒng)已經(jīng)無法滿足SerDes測試速率需求。但通過Nautilus UDI方案的導(dǎo)入,成功實(shí)現(xiàn)了32 Gbps SerDes的量產(chǎn)測試。那么,Nautilus UDI方案是如何實(shí)現(xiàn)包括UDI結(jié)構(gòu)、輸入時(shí)鐘設(shè)計(jì)、Load board設(shè)計(jì)、socket選型等多個(gè)測試環(huán)節(jié)高速SerDes測試的呢?

引言

隨著信息通信技術(shù)的發(fā)展,對數(shù)據(jù)傳輸?shù)乃俾省⑿室笤絹碓礁?,傳統(tǒng)并行接口的速度已經(jīng)達(dá)到一個(gè)瓶頸,速度更快的串行接口是技術(shù)發(fā)展趨勢。于是原本用于光纖通信的SerDes技術(shù)成為了高速串行接口的主流。

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

SerDes自動化測試受制于測試系統(tǒng)傳輸速率限制及硬件設(shè)計(jì),導(dǎo)致SerDes測試遠(yuǎn)遠(yuǎn)落后SerDes芯片的發(fā)展。愛德萬經(jīng)過多年的研發(fā)及高速IO測試經(jīng)驗(yàn)的積累,基于93000平臺研發(fā)出了一套完善的,最高速率支持到32.8 Gbps測試方案(Nautilus UDI),彌補(bǔ)了16G-32.8 Gbps SERDES高速IO自動化測試的空白。如圖1:93000平臺提供了支持最高速率速率為9 Gbps, 16 Gbps, 32.8 Gbps多種傳速速率SerDes測試方案。

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

圖1:93000 0-32G傳速速率測試方案

1 SerDes

SerDes是英文Serialize (串行器)/De-Serialize (解串器) 的簡稱。它是一種主流的時(shí)分多路復(fù)用(TDM)、點(diǎn)對點(diǎn)(P2P)的串行通信技術(shù)。即在發(fā)送端多路低速并行信號被轉(zhuǎn)換成高速串行信號,經(jīng)過傳輸媒體(光纜或銅線),最后在接收端高速串行信號重新轉(zhuǎn)換成低速并行信號[1]。日常見到的消費(fèi)類電子產(chǎn)品中的PCIE、SATA等接口即是SerDes技術(shù)的應(yīng)用案例。

SerDes主要由PLL組成時(shí)鐘模塊, 控制模塊,發(fā)射器和接收器組成(如圖2所示)。為了解決測試難題及降低測試成本,如今的SerDes還添加了偽隨機(jī)碼(PRBS)產(chǎn)生器, 偽隨機(jī)碼(PRBS)檢驗(yàn)器和環(huán)回路徑等模塊輔助測試。

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

圖2:SerDes結(jié)構(gòu)

2 SerDes測試

SerDes測試主要分BIST測試和high speed I/O測試。BIST測試主要依賴于芯片內(nèi)部的測試模塊,測試芯片功能是否正常,其主要特點(diǎn)是測試效率高,成本低,對load board等硬件制作要求低,但無法測試芯片的特性,測試覆蓋率相對較低,并且無法失效定位。而High speed I/O測試基本可以滿足所有SerDes測試需求,測試覆蓋率高,但是對于硬件制作要求高,測試成本高。

SerDes High speed I/O 依據(jù)測試模塊可分成接收器測試和發(fā)送器測試兩大部分。接收器性能指標(biāo)主要有:靈敏度測試,抖動容忍度測試,skew測試,阻抗測試等。發(fā)送器性能指標(biāo)主要有:輸出幅度測試,眼高,眼寬測試,上升下降時(shí)間測試,抖動測試(TJ,RJ/DJ),眼圖測試,共模電壓測試,skew測試,阻抗測試等[2]。

3NautilusUDI方案

Nautilus UDI(下面我們簡稱UDI)方案如圖3所示,93000發(fā)送4路8 Gbps信號至UDI,經(jīng)UDI內(nèi)部MUX合成成1路32 Gbps信號至芯片,結(jié)合芯片內(nèi)部偽隨機(jī)碼檢驗(yàn)器實(shí)現(xiàn)接收器測試。芯片內(nèi)部發(fā)射器發(fā)送32 Gbps 信號,通過DEMUX分解成4路8 Gbps信號后,被93000采樣測試分析,實(shí)現(xiàn)了發(fā)射器測試。借助芯片parallel loop back模型[3],在實(shí)際的量產(chǎn)中我們通常以環(huán)回眼圖測試來覆蓋接收器和發(fā)送器。UDI測試速率為16G~32.8 Gbps (未來最高速率可達(dá)64 Gbps) ,能夠支持最多16組接收器和發(fā)射器測試。

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

圖3:UDI測試方案模型

3.1 Nautilus UDI工作原理

UDI主要由MUX和DEMUX 2部分電路組成。MUX內(nèi)置1個(gè)4:1多路復(fù)用器(如圖4所示),通過RX_CLK(4 Ghz)x2倍頻時(shí)鐘控制第一級2:1復(fù)用器,實(shí)現(xiàn)AC, BD合成,經(jīng)過X4倍頻時(shí)鐘控制第二級2:1復(fù)用器后轉(zhuǎn)換成ABCD。再通過一個(gè)輸出幅度(0~1200mV)可調(diào)的放大器及10db衰減器作為輸出(0~260mV),滿足了測試接收器靈敏度功能及精度需求。RX_CLK除了提供復(fù)用器觸發(fā)時(shí)鐘外,通過在RX_CLK上增加抖動的方式來實(shí)現(xiàn)在輸出信號上添加抖動,從而達(dá)到測試接收器容忍度的目的。DEMUX結(jié)構(gòu)和MUX近似,內(nèi)置1個(gè)1:4多路解復(fù)用器,并且在DEMUX前增加了一個(gè)無源的均衡器,使因路徑插損造成畸變的信號更平坦,降低因路徑造成的碼間干擾。

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

圖4:MUX和DEMUX結(jié)構(gòu)

3.2芯片輸入時(shí)鐘

SerDes對于參考時(shí)鐘有較高的要求,輸入時(shí)鐘的RJ會被SerDes混入,無法測試出芯片真正的Jitter, 如圖5所示使用RJ=1ps的參考時(shí)鐘(SerDes要求RJ<400fs),眼圖散點(diǎn)太多無法保證測試穩(wěn)定性。為此我們選用了一個(gè)標(biāo)準(zhǔn)化模塊Jitter Attenuator Module(簡稱JAM),通過93000對其可編程控制,實(shí)現(xiàn)了不同頻率時(shí)鐘輸入降噪處理,經(jīng)過JAM后的參考時(shí)鐘RJ降低到300fs以內(nèi)(如圖6),掃描的眼圖沒有散點(diǎn)(如圖7),保證了量產(chǎn)測試穩(wěn)定性。

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

圖5: RJ=1ps系統(tǒng)時(shí)鐘,PLB眼圖

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

圖6: JAM輸出時(shí)鐘相位噪聲指標(biāo)

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

圖7: 使用JAM作參考時(shí)鐘PLB眼圖

3.3 Load Board 設(shè)計(jì)

SerDes高速IO接口測試,對發(fā)射和接收管腳外圍電路的信號完整性要求是很高的,稍有不慎,就會導(dǎo)致測試結(jié)果出現(xiàn)巨大誤差。對于SI規(guī)則我們提出了以下幾點(diǎn):1)對于TX,RX全鏈路(包含過孔)的TDR要求是單端阻抗50Ω±5Ω,差分阻抗要求100Ω±10Ω。2) 需要考慮封裝因素,做到以lane間的衰減相等代替原先只考慮Load board的走線的等長。3)對于Load Board的材質(zhì),盡量使用介電常數(shù)小的材質(zhì),如Roger,Megtron6,Necole等,介電常數(shù)越小,線損衰減也越小[4]。4)全鏈路采用高速布線的要求(線寬,間距需滿足一定比例,信號包地處理等)。5)Load board設(shè)計(jì)完成之后必須使用“3D”仿真,以滿足S21>-3db@15GHz;S21>-6db@30GHz的要求。3.4 Socket選擇

Socket也是測試過中比較重要的部分,主要有pogo pin和導(dǎo)電膠2種材質(zhì),Pogo pin的socket耐用性好,高低溫差異不大,適合量產(chǎn)使用。導(dǎo)電膠 socket 由于加工工藝特性,信號衰減小,適合高頻測試,但是由于其不耐磨,無法滿足大批量生產(chǎn)的需要,所以只適合特性測試。4 測試結(jié)果

應(yīng)用UDI的方案我們對32 Gbps SerDes芯片進(jìn)行了PRBS15 Loopback測試,UDI測試的眼寬眼高分別為19ps,270mV(圖8),和DCA量測結(jié)果(圖9)基本保持一致。

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

圖8:UDI眼圖SHMOO掃描

通過Nautilus UDI方案的導(dǎo)入,實(shí)現(xiàn)32Gbps SerDes的量產(chǎn)測試的概述

圖9:DCA 實(shí)測結(jié)果

5 結(jié)論

Nautilus UDI方案提供是一套實(shí)現(xiàn)高速I/O接口特性測試及量產(chǎn)測試自動化的完善方案,一經(jīng)推出即得到許多國內(nèi)外客戶的認(rèn)可,并且與國內(nèi)某知名半導(dǎo)體公司合作,實(shí)現(xiàn)了多個(gè)25~32G Bps SerDes芯片的穩(wěn)定量產(chǎn),相信未來能夠幫助更多還在為高速SerDes測試而困擾的客戶解決高速I/0測試這個(gè)難題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • SerDes
    +關(guān)注

    關(guān)注

    7

    文章

    217

    瀏覽量

    35784
  • 輸入時(shí)鐘
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    7320
  • Gbps
    +關(guān)注

    關(guān)注

    0

    文章

    9

    瀏覽量

    9886

原文標(biāo)題:32 Gbps 高速SerDes 量產(chǎn)測試方案

文章出處:【微信號:gh_f97d2589983b,微信公眾號:高速射頻百花潭】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    提供量產(chǎn)23D+DSP 實(shí)現(xiàn)25 全功能量產(chǎn)方案

    提供量產(chǎn)23D+DSP 實(shí)現(xiàn)25 全功能量產(chǎn)方案,可直接生產(chǎn)?。玻常?b class='flag-5'>實(shí)現(xiàn),240×320 30W BT?。裕璮lash 等,有需要可與我聯(lián)系
    發(fā)表于 04-02 10:17

    淺析HDMI接口和UDI接口技術(shù)

    Image將于2006年年中以前在上海新成立一家HDMI測試中心。 UDI接口 UDI是用于臺式和筆記本電腦、工作站、PC顯示器的顯示接口標(biāo)準(zhǔn)。這一標(biāo)準(zhǔn)的推出主要是為了取代VGA模擬接口。U
    發(fā)表于 04-10 07:00

    SERDES接口電路設(shè)計(jì)

    的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDES 的FPGA 器件系列,但多見于高端FPGA芯片中,而且價(jià)格昂貴。  本方案是以CME最新的低功耗系列FPGA的HR03為平臺,實(shí)現(xiàn)8
    發(fā)表于 05-29 17:52

    如何設(shè)計(jì)低功耗FPGA的8b/10b SERDES的接口?

    方案是以CME最新的低功耗系列FPGA的HR03為平臺,實(shí)現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法
    發(fā)表于 10-21 07:09

    請問單個(gè)SERDES Quad可以同時(shí)運(yùn)行4個(gè)接收通道嗎?

    對于單個(gè)SERDES Quad(示例quad 223),我可以為所有四個(gè)通道以10 Gbps運(yùn)行TX,以及以2.5 Gbps(10G / 4)運(yùn)行4個(gè)接收通道嗎?我可以在10 Gbps
    發(fā)表于 04-30 09:15

    求一種因光纖漂移引起SERDES FIFO溢出的解決方案

    漂移及漂移形成的原因是什么?光纖漂移引起的SERDES FIFO溢出問題分析BBU SERDES 雙系時(shí)鐘方案及具體實(shí)現(xiàn)
    發(fā)表于 04-19 08:35

    如何優(yōu)化封裝以滿足SerDes應(yīng)用鍵合線封裝規(guī)范?

    本文將討論通過優(yōu)化封裝內(nèi)的阻抗不連續(xù)性和改善其回波損耗性能,以滿足10Gbps SerDes鍵合線封裝規(guī)范。
    發(fā)表于 04-25 07:42

    Nautilus UDI方案是如何實(shí)現(xiàn)高速SerDes測試的?

    隨著SerDes芯片集成度,復(fù)雜度,傳輸速率的不斷提高,傳統(tǒng)的自動化測試系統(tǒng)已經(jīng)無法滿足SerDes測試速率需求。為解決該測試難題,
    發(fā)表于 05-10 06:58

    Osiconcept靈感系列傳感器 Nautilus壓力傳感

    用于控制氣體、水、液壓油、腐蝕性流體b Nautilus® 電子壓力傳感器概述b Nautilus® XMLG 優(yōu)化型,無顯示,量程從  介紹 特性 壓力傳感器 4...20 mA
    發(fā)表于 08-25 10:28 ?12次下載

    Avago Technologies于28nm CMOS工藝達(dá)成32GbpsSerDes性能

    Avago Technologies (Nasdaq: AVGO)為有線、無線和工業(yè)應(yīng)用模擬接口零組件領(lǐng)先供應(yīng)商宣布其28nm串行/解串器(SerDes)核心已經(jīng)達(dá)到32Gbps的性能,并且可以承受
    發(fā)表于 07-23 11:26 ?1478次閱讀

    如何通過SerDes獲得32Gbps的板級傳輸速度

    SerDes接口時(shí),我真的是在處理對于我來說完全抽象的傳輸問題。衰減、反射、噪聲真的是很大的問題,雖然人們已經(jīng)解決了這些問題,畢竟產(chǎn)品已經(jīng)實(shí)際量產(chǎn),交付出
    發(fā)表于 02-08 03:12 ?756次閱讀

    基于FPGA芯片的SERDES接口電路設(shè)計(jì)

    方案是以CME最新的低功耗系列FPGA的HR03為平臺,實(shí)現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法
    發(fā)表于 05-24 15:33 ?5124次閱讀
    基于FPGA芯片的<b class='flag-5'>SERDES</b>接口電路設(shè)計(jì)

    使用內(nèi)置誤碼率測試電路的2.5Gbps SerDes可以輕松測量鏈路質(zhì)量

    任何涉及長距離以高數(shù)據(jù)速率發(fā)送信息的應(yīng)用都需要進(jìn)行測試以確保良好的鏈路質(zhì)量。因此,這適用于MAX9259/MAX9260千兆多媒體串行鏈路(GMSL)串行器/解串器(SerDes),該芯片組通過單根長達(dá)2米的雙絞線電纜以高達(dá)5.
    的頭像 發(fā)表于 02-21 10:51 ?2749次閱讀
    使用內(nèi)置誤碼率<b class='flag-5'>測試</b>電路的2.5<b class='flag-5'>Gbps</b> <b class='flag-5'>SerDes</b>可以輕松測量鏈路質(zhì)量

    serdes串行發(fā)送和接收是怎么實(shí)現(xiàn)的?serdes就是用56G的ADC和DAC嗎?

    對于圖1所示TX/RX模擬部分的實(shí)現(xiàn)方式,大家是不是一直有這樣的疑問: Serdes在將并行data通過DAC串行發(fā)出去的時(shí)候,或者在接收端通過ADC進(jìn)行串行data采樣的時(shí)候,是怎么
    的頭像 發(fā)表于 09-08 15:59 ?2736次閱讀
    <b class='flag-5'>serdes</b>串行發(fā)送和接收是怎么<b class='flag-5'>實(shí)現(xiàn)</b>的?<b class='flag-5'>serdes</b>就是用56G的ADC和DAC嗎?

    DS320PR1601 32Gbps 16通道PCIe 5.0、CXL 2.0線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS320PR1601 32Gbps 16通道PCIe 5.0、CXL 2.0線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 06-22 10:40 ?0次下載
    DS320PR1601 <b class='flag-5'>32Gbps</b> 16通道PCIe 5.0、CXL 2.0線性轉(zhuǎn)接驅(qū)動器數(shù)據(jù)表
    主站蜘蛛池模板: 阳信县| 新野县| 当涂县| 会东县| 富顺县| 靖宇县| 昭通市| 五河县| 祁门县| 军事| 永德县| 华宁县| 略阳县| 娄烦县| 临城县| 韩城市| 通道| 沂南县| 都江堰市| 连云港市| 新和县| 保康县| 美姑县| 汪清县| 元江| 迁西县| 永安市| 西华县| 通化市| 通许县| 临清市| 稷山县| 安国市| 琼中| 蒙城县| 息烽县| 本溪市| 启东市| 乐陵市| 塘沽区| 上饶县|