聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1645文章
22022瀏覽量
617391 -
收發器
+關注
關注
10文章
3666瀏覽量
107787 -
賽靈思
+關注
關注
33文章
1797瀏覽量
132274
發布評論請先 登錄
相關推薦
熱點推薦
Altera FPGA與高速ADS4249和DAC3482的LVDS接口設計
引言: 本文以TI的ADS4249(ADC)和DAC3482(DAC)之間的接口為例,介紹Altera FPGA與ADC/DAC之間的DDR LVDS接口設計以及時序約束詳細設計。本文介紹

AMD Spartan UltraScale+ FPGA 開始量產出貨
邊緣應用而設計,為業經驗證的 UltraScale+ FPGA 和自適應 SoC 產品組合帶來了現代化的連接、后量子密碼等功能。 三款最低

基于RK3576的BASE64編解碼
本文介紹了BASE64編解碼的基本概念及其在EASY-EAI API中的實現。BASE64是一種用于傳輸8Bit字節碼的編碼方式,通過64個可打印字符表示二進制數據。EASY-EAI

Xilinx Ultrascale系列FPGA的時鐘資源與架構解析
Ultrascale是賽靈思開發的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex

Marvell 88E1512-A0-NNP2I000、88E6176-A1-TFJ2C000 以太網交換機 QFN 封裝
,包括集成延遲 - 這消除了在 PCB 上添加走線延遲的需要
? 在光纖接口上支持 1000BASE-X 和 100BASE-FX 以及 SGMII(僅限 88E1512 設備)
? 支持 RGMII
發表于 01-03 17:04
DP83869HM光口操作的正確流程是怎樣的?
to 10
write1140 to C00
OPMODE[2:0]=0x4
當我們設置9.4.8.2RGMII to 1000Base-X mode
write 41 to 1df
發表于 12-03 06:40
針對ZYNQ+ULTRASCALE的FPGA供電的一些疑問求解答
針對ZYNQ+ULTRASCALE的FPGA供電一些疑問(比如XCZU15EG-FFVB1156I型號):
1:這個芯片的輸出配置可以通過I2C接口進行配置,有個疑問,就是板子在SMT貼片回來以后
發表于 12-02 08:02
DAC38J84EVM SYNC信號無法通過FMC-LHC接口輸入到FPGA,怎么解決?
信號SYNCBP/N連接到FMC的F10,F11接口.
但是在FMC-LPC中,f排沒有接到FPGA上去.
DAC的數據表中寫
SYNCBPB7OSynchronization request
發表于 11-26 06:43
10BASE-T1S在工業和汽車中的應用方案
10BASE-T1S是實現工業4.0、汽車 IVN和智能建筑中邊緣設備全以太網化的缺失環節,可與促進人工智能和機器學習的100/1000BASE-T1以太網主干網對接。這是因為10BASE

base64在前端開發中的應用
Base64是一種編碼方法,用于將二進制數據轉換為ASCII字符串。這種編碼方式在前端開發中有著廣泛的應用,尤其是在數據傳輸和存儲方面。 1. Base64編碼的基本概念 Base64編碼是一種
使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電
電子發燒友網站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費下載
發表于 09-21 11:11
?0次下載

如何使用base64_decode(0x40009648)和base64_encode(0x400094fc)已經集成到SDK中?
除了重寫,如何使用 base64_decode(0x40009648) 和 base64_encode(0x400094fc) 已經集成到 SDK
發表于 07-15 08:30
評論