女人荫蒂被添全过程13种图片,亚洲+欧美+在线,欧洲精品无码一区二区三区 ,在厨房拨开内裤进入毛片

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

國(guó)產(chǎn)ARM與低成本FPGA高速通信的3種方案,基于全志T3/A40i!

Tronlong創(chuàng)龍科技 ? 2022-10-24 16:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前 言

近年來(lái),隨著中國(guó)新基建、中國(guó)制造2025的持續(xù)推進(jìn),單ARM處理器越來(lái)越難勝任工業(yè)現(xiàn)場(chǎng)的功能要求,特別是能源電力、工業(yè)控制、智慧醫(yī)療等行業(yè)通常需要ARM+FPGA架構(gòu)的處理器平臺(tái)來(lái)實(shí)現(xiàn)特定的功能,例如多路/高速AD采集、多路網(wǎng)口、多路串口、多路/高速并行DI/DO、高速數(shù)據(jù)并行處理等。
那么我們先來(lái)看看ARM+FPGA架構(gòu)有什么優(yōu)勢(shì)?ARM:接口資源豐富、功耗低,擅長(zhǎng)多媒體顯示、邏輯控制等。FPGA:擅長(zhǎng)多通道或高速AD采集、接口拓展、高速信號(hào)傳輸、高速數(shù)據(jù)并行處理等。


因此,ARM+FPGA架構(gòu)能帶來(lái)性能、成本、功耗等綜合比較優(yōu)勢(shì),ARM與FPGA既可各司其職,各自發(fā)揮原本架構(gòu)的獨(dú)特優(yōu)勢(shì),亦可相互協(xié)作處理更復(fù)雜的問(wèn)題。


對(duì)于成本不敏感且通信速率要求的較高分立式ARM+FPGA場(chǎng)合,一般使用PCIe通信接口。但對(duì)成本敏感的分立式ARM+FPGA場(chǎng)合,PCIe通信接口則令FPGA芯片成本高居不下。


對(duì)于能源電力、工業(yè)控制等眾多工業(yè)領(lǐng)域,真正需要的是性能與成本均具有競(jìng)爭(zhēng)力的方案,既要求能做到ARM與FPGA的高速通信,又要做到成本最優(yōu),并且最好能基于國(guó)產(chǎn)方案。


在這種需求背景下,創(chuàng)龍科技提供了基于國(guó)產(chǎn)ARM與低成本FPGA高速通信的3種方案。


* 硬件平臺(tái)介紹(全志科技T3/A40i)


創(chuàng)龍科技TLT3-EVM/TLA40i-EVM是一款基于全志科技T3/A40i處理器設(shè)計(jì)的4核ARM Cortex-A7國(guó)產(chǎn)工業(yè)評(píng)估板,每核主頻高達(dá)1.2GHz,由核心板和評(píng)估底板組成。T3與A40i兩者pin to pin兼容。


評(píng)估板接口資源豐富,引出雙路網(wǎng)口、雙路CAN、雙路USB、雙路RS485等通信接口,板載Bluetooth、WIFI、4G(選配)模塊,同時(shí)引出MIPI LCD、LVDS LCD、TFT LCD、HDMI OUT、CVBS OUT、CAMERA、LINE IN、H/P OUT等音視頻多媒體接口,支持雙屏異顯、Mali400 MP2 GPU,1080P@45fps H.264視頻硬件編碼、1080P@60fps H.264視頻硬件解碼,并支持SATA大容量存儲(chǔ)接口。


核心板采用100%國(guó)產(chǎn)元器件方案,并經(jīng)過(guò)專業(yè)的PCB Layout和高低溫測(cè)試驗(yàn)證,穩(wěn)定可靠,可滿足各種工業(yè)應(yīng)用環(huán)境。評(píng)估底板大部分元器件均采用國(guó)產(chǎn)方案,方便用戶快速進(jìn)行產(chǎn)品方案評(píng)估與技術(shù)預(yù)研。

c9143ce2-5316-11ed-b116-dac502259ad0.jpg

c92c4c38-5316-11ed-b116-dac502259ad0.jpg

*官方商城選購(gòu)入口:https://tronlong.tmall.com


本文主要介紹全志科技T3/A40i與紫光同創(chuàng)PGL25G/Xilinx Spartan-6基于SPI、SDIO、CSI的3種高速通信方案,最高通信速率可達(dá)到55.1MB/s。


為了簡(jiǎn)化描述,正文僅摘錄方案功能描述與測(cè)試結(jié)果,詳細(xì)開發(fā)文檔請(qǐng)掃描文末二維碼下載。


備注:目前,創(chuàng)龍科技已推出T3/A40i+PGL25G全國(guó)產(chǎn)一體化工業(yè)核心板方案,國(guó)產(chǎn)化率100%(連接器亦為國(guó)產(chǎn)),歡迎咨詢。

c943577a-5316-11ed-b116-dac502259ad0.png

圖 3 T3/A40i+PGL25G全國(guó)產(chǎn)工業(yè)核心板(國(guó)產(chǎn)化率100%)


1 spi_rw案例

1.1 案例說(shuō)明

案例功能:主要演示T3/A40i(ARM Cortex-A7)與PGL25G/Spartan-6(FPGA)處理器之間的SPI通信。


ARM端實(shí)現(xiàn)SPI Master功能a.打開SPI設(shè)備節(jié)點(diǎn),如:/dev/spidev0.0。b.使用ioctl配置SPI總線,如SPI總線極性和相位、通信速率、數(shù)據(jù)字長(zhǎng)度等。c.選擇模式為單線模式或雙線模式。當(dāng)SPI總線為雙線模式時(shí),發(fā)送數(shù)據(jù)是單線模式,接收數(shù)據(jù)是雙線模式。d.發(fā)送數(shù)據(jù)至SPI總線,并從SPI總線讀取數(shù)據(jù)。(備注:如單次傳輸數(shù)據(jù)大于64Byte,驅(qū)動(dòng)程序?qū)?huì)自動(dòng)啟用DMA傳輸功能。)e.打印發(fā)送和接收速率。f.校驗(yàn)讀寫數(shù)據(jù),然后打印誤碼率。
FPGA端實(shí)現(xiàn)SPI Slave功能a.FPGA將SPI Master發(fā)送的2KByte數(shù)據(jù)保存至BRAM。b.SPI Master發(fā)起讀數(shù)據(jù)時(shí),F(xiàn)PGA從BRAM讀取2KByte通過(guò)SPI總線傳輸給SPI Master。c.當(dāng)SPI總線為雙線模式,接收數(shù)據(jù)支持雙線模式,而發(fā)送數(shù)據(jù)不支持雙線模式。

c9a21b5c-5316-11ed-b116-dac502259ad0.png

圖 4ARM端程序流程圖

測(cè)試結(jié)果(1)SPI單線模式根據(jù)官方數(shù)據(jù)手冊(cè),SPI總線通信時(shí)鐘頻率理論值最大為100MHz。本次測(cè)試指定SPI總線通信時(shí)鐘頻率為最大值100MHz,則SPI單線模式理論速率為:(100000000/1024/1024/8)MB/s ≈ 11.92MB/s。實(shí)測(cè)SPI單線模式寫速率為:10.924MB/s,SPI單線模式讀速率為:10.924MB/s。
(2)SPI雙線模式根據(jù)官方數(shù)據(jù)手冊(cè),SPI總線通信時(shí)鐘頻率理論值最大為100MHz。本次測(cè)試指定SPI總線通信時(shí)鐘頻率為最大值100MHz,則SPI單線模式理論速率為:(100000000/1024/1024/8)MB/s ≈ 11.92MB/s;則SPI雙線模式理論速率為:(100000000/1024/1024/4)MB/s ≈ 23.84MB/s。本次實(shí)測(cè)SPI單線模式寫速率為11.631MB/s,SPI雙線模式讀速率為17.807MB/s。


2rt_spi_rw案例


2.1案例說(shuō)明案例功能:基于Linux-RT系統(tǒng),演示T3/A40i(ARM Cortex-A7)與PGL25G/Spartan-6(FPGA)處理器之間的SPI通信(單線模式)。
ARM端實(shí)現(xiàn)SPI Master功能a.打開SPI設(shè)備節(jié)點(diǎn)。如:/dev/spidev0.0。b.使用ioctl配置SPI總線。如SPI總線極性和相位、通信速率、數(shù)據(jù)字長(zhǎng)度等。c.創(chuàng)建實(shí)時(shí)線程。d.發(fā)送數(shù)據(jù)至SPI總線,以及從SPI總線讀取數(shù)據(jù)。e.打印發(fā)送、接收的速率和傳輸耗時(shí)。f.校驗(yàn)讀寫數(shù)據(jù),然后打印誤碼率。
FPGA端實(shí)現(xiàn)SPI Slave功能a.FPGA將SPI Master發(fā)送的2KByte數(shù)據(jù)保存至BRAM。b.SPI Master發(fā)起讀數(shù)據(jù)時(shí),F(xiàn)PGA從BRAM讀取2KByte通過(guò)SPI總線傳輸給SPI Master。

c9ba57a8-5316-11ed-b116-dac502259ad0.png

圖 5ARM端程序流程圖


測(cè)試結(jié)果(1)非輪詢方式根據(jù)官方數(shù)據(jù)手冊(cè)可知,SPI總線通信時(shí)鐘頻率理論值最大為100MHz。本次測(cè)試指定SPI總線通信時(shí)鐘頻率為最大值100MHz,則理論速率為:(100000000/1024/1024/8)MB/s ≈ 11.92MB/s。實(shí)測(cè)傳輸4Byte數(shù)據(jù)的最小耗時(shí)為49us,最大耗時(shí)為662us,平均耗時(shí)為227us;寫速率為0.017MB/s,讀速率為0.017MB/s。


(2)輪詢方式根據(jù)官方數(shù)據(jù)手冊(cè)可知,SPI總線通信時(shí)鐘頻率理論值最大為100MHz。本次測(cè)試指定SPI總線通信時(shí)鐘頻率為最大值100MHz,則理論速率為:(100000000/1024/1024/8)MB/s ≈ 11.92MB/s。實(shí)測(cè)傳輸4Byte數(shù)據(jù)的最小耗時(shí)為14us,最大耗時(shí)為59us,平均耗時(shí)為14us;寫速率為0.239MB/s,讀速率為0.239MB/s。


3sdio_test案例


3.1案例說(shuō)明案例功能:演示T3/A40i(ARM Cortex-A7)與PGL25G/Spartan-6(FPGA)處理器之間的SDIO通信。


ARM端實(shí)現(xiàn)SDIO Master功能a.打開SDIO設(shè)備節(jié)點(diǎn),如:/dev/generic_sdio0。b.發(fā)送數(shù)據(jù)至SDIO總線,以及從SDIO總線讀取數(shù)據(jù)。c.打印發(fā)送和接收速率。d.校驗(yàn)讀寫數(shù)據(jù),然后打印誤碼率。


FPGA端實(shí)現(xiàn)SDIO Slave功能a.FPGA將SDIO Master發(fā)送的2KByte數(shù)據(jù)保存至BRAM。b.SDIO Master發(fā)起讀數(shù)據(jù)時(shí),F(xiàn)PGA從BRAM讀取2KByte通過(guò)SDIO總線傳輸給SDIO Master。

c9cb9bd0-5316-11ed-b116-dac502259ad0.png

圖6ARM端程序流程圖


測(cè)試結(jié)果本次測(cè)試指定SDIO總線通信時(shí)鐘頻率為25MHz(最高50MHz),則理論通信速率為:(25 x 4 / 8)MB/s = 12.5MB/s。實(shí)測(cè)寫速率為5.113MB/s,讀速率為5.440MB/s,誤碼率為0.0%。
4csi_test案例
4.1案例說(shuō)明案例功能:演示T3/A40i(ARM Cortex-A7)與PGL25G/Spartan-6(FPGA)處理器之間的CSI通信案例。
ARM端功能a)基于Linux子系統(tǒng)V4L2。b)通過(guò)CSI總線,采集指定幀數(shù)數(shù)據(jù)。c)計(jì)算總耗時(shí)。d)打印平均采集速率,并校驗(yàn)最后一幀圖像的數(shù)據(jù)。
FPGA端功能a)將測(cè)試數(shù)據(jù)(0x00 ~ 0xFF)寫入FIFO。b)從FIFO讀出數(shù)據(jù),按行與幀的方式、1024 x 512的分辨率,通過(guò)CSI總線發(fā)送至ARM端。使用的CSI總線為CSI0,最高支持分辨率為1080P30,數(shù)據(jù)位寬為8bit。功能框圖與程序流程圖,如下圖所示。

c9d5e720-5316-11ed-b116-dac502259ad0.png


圖 7功能框圖

c9f1530c-5316-11ed-b116-dac502259ad0.png

圖 8ARM端程序流程圖


測(cè)試結(jié)果FPGA端將CSI_PCLK設(shè)置為65MHz,測(cè)試數(shù)據(jù)寫入FIFO的時(shí)鐘FIFO_WR_CLK設(shè)置為59MHz。由于FPGA端需將數(shù)據(jù)寫入FIFO再?gòu)腇IFO讀出后發(fā)送,每一行與每一幀之間的間隔時(shí)間會(huì)受FIFO寫入的速率影響,因此CSI通信的實(shí)際理論傳輸帶寬應(yīng)為:(59MHz x 8bit / 8)MB/s = 59MB/s。實(shí)測(cè)傳輸速率為55.1MB/s,誤碼率為0.0%

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9342

    瀏覽量

    376359
  • 嵌入式
    +關(guān)注

    關(guān)注

    5147

    文章

    19611

    瀏覽量

    316421
  • 核心板
    +關(guān)注

    關(guān)注

    5

    文章

    1146

    瀏覽量

    30765
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    全面對(duì)比!T536與T507/A40i平臺(tái)在項(xiàng)目中該怎么選?一文幫你搞定!

    在當(dāng)今競(jìng)爭(zhēng)愈發(fā)激烈的工業(yè)市場(chǎng)中,如何平衡“成本與性能”始終是企業(yè)關(guān)注的核心問(wèn)題。T536作為科技新一代的明星產(chǎn)品,一經(jīng)問(wèn)世便備受市場(chǎng)矚目,而T
    的頭像 發(fā)表于 05-21 10:51 ?330次閱讀
    全面對(duì)比!<b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T</b>536與<b class='flag-5'>T</b>507/<b class='flag-5'>A40i</b>平臺(tái)在項(xiàng)目中該怎么選?一文幫你搞定!

    【正點(diǎn)原子】T113-i開發(fā)板資料震撼來(lái)襲!異核開發(fā)、工控設(shè)計(jì)方案

    、高可靠性、低成本和豐富的接口資源,適用于嵌入式系統(tǒng)開發(fā)! T113-i芯片框架 一、T113IS開發(fā)板介紹 1、高性價(jià)比主控
    發(fā)表于 03-13 15:37

    T113-S3開發(fā)板WiFi藍(lán)牙測(cè)試

    不同的需求。產(chǎn)品簡(jiǎn)介眺望電子EVM-T113-S3是一款基于T113-S3雙核ARMCortex-A7+單核HiFi4DSP異構(gòu)多核處理
    的頭像 發(fā)表于 02-20 08:31 ?1717次閱讀
    <b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-S3</b>開發(fā)板WiFi藍(lán)牙測(cè)試

    哇!5.2秒進(jìn)入應(yīng)用界面!Linux快速啟動(dòng)方案分享,基于T113-i國(guó)產(chǎn)平臺(tái)

    T113-i國(guó)產(chǎn)平臺(tái)優(yōu)勢(shì) T113-i處理器可運(yùn)行Linux操作系統(tǒng)、Qt炫酷圖形界面,并可支持1080P高清視頻編解碼、4G大數(shù)據(jù)
    發(fā)表于 01-23 09:53

    T113-S3開發(fā)板之串口通信

    實(shí)現(xiàn)串口通訊的前提。產(chǎn)品簡(jiǎn)介眺望電子EVM-T113-S3是一款基于T113-S3雙核ARMCortex-A7+單核HiFi4DSP異構(gòu)
    的頭像 發(fā)表于 12-19 08:33 ?2177次閱讀
    <b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-S3</b>開發(fā)板之串口<b class='flag-5'>通信</b>

    T113-S3開發(fā)板之CAN-BUS通信

    EVM-T113-S3是一款基于T113-S3雙核ARMCortex-A7+單核HiFi4DSP異構(gòu)多核處理器設(shè)計(jì)的
    的頭像 發(fā)表于 12-12 08:31 ?1750次閱讀
    <b class='flag-5'>全</b><b class='flag-5'>志</b><b class='flag-5'>T113-S3</b>開發(fā)板之CAN-BUS<b class='flag-5'>通信</b>

    T507-H國(guó)產(chǎn)平臺(tái)Ubuntu系統(tǒng)正式發(fā)布,讓您的應(yīng)用開發(fā)更便捷!

    ].tar.gz(基于官方V2.0_20220618) T507-H國(guó)產(chǎn)平臺(tái)
    發(fā)表于 10-29 09:39

    基于T113-i多核異構(gòu)處理器的全國(guó)產(chǎn)嵌入式核心板簡(jiǎn)介

    嵌入式核心板。ECK30系列核心板可廣泛應(yīng)用于工業(yè)控制、HMI、IoT等領(lǐng)域。 公司的T113-i處理器是由雙核ARM Cortex-A
    的頭像 發(fā)表于 10-25 13:40 ?1023次閱讀

    哇!0.8秒啟動(dòng)!Linux快速啟動(dòng)方案分享,T113-i國(guó)產(chǎn)平臺(tái)!

    、Linux-RT-5.4.61LinuxSDK:T113_Tina5.0-V1.0(Linux) T113-i快速啟動(dòng)方案說(shuō)明為了滿足客戶需求,我司基于
    發(fā)表于 08-22 11:54

    實(shí)測(cè)52.4MB/s!全國(guó)產(chǎn)ARM+FPGA的CSI通信案例分享!

    7處理單元主頻高達(dá) 1.2GHz。核心板ARMFPGA、ROM、RAM、電源、晶振、連接器等所有元器件均采用國(guó)產(chǎn)工業(yè)級(jí)方案國(guó)產(chǎn)化率100
    發(fā)表于 07-17 11:25

    IEC61850方案分享,基于、瑞芯微國(guó)產(chǎn)平臺(tái)實(shí)現(xiàn)!

    與技術(shù)預(yù)研。備注:T507-H、瑞芯微RK3588J處理器平臺(tái)的IEC61850協(xié)議通訊方案適配亦在規(guī)劃中,如有需求,歡迎咨詢。圖3
    發(fā)表于 07-17 11:13

    國(guó)產(chǎn)T3+FPGA的SPI與I2C通信方案分享

    本章節(jié)主要介紹科技T3與紫光同創(chuàng)Logos基于SPI、I2C的ARM + FPGA
    發(fā)表于 07-17 10:52

    國(guó)產(chǎn)RK3568J基于FSPI的ARM+FPGA通信方案分享

    FPGA通信的時(shí)候,用戶往往更喜歡選用FSPI接口還有如下原因:- 使用低成本FPGA即可實(shí)現(xiàn)高速通信
    發(fā)表于 07-17 10:50

    T3+Logos FPGA開發(fā)板——雙屏異顯開發(fā)案例

    (基于T3_LinuxSDK_V1.3_20190122) 本文測(cè)試板卡為創(chuàng)龍科技TLT3F-EVM開發(fā)板,它是一款基于科技T3四核
    發(fā)表于 07-12 17:27

    國(guó)產(chǎn)科技T507-H工業(yè)核心板( 4核ARM Cortex-A5)規(guī)格書

    本帖最后由 Tronlong創(chuàng)龍科技 于 2024-7-19 17:05 編輯 1 核心板簡(jiǎn)介 創(chuàng)龍科技 SOM-TLT507 是一款基于科技 T507-H 處理器設(shè)計(jì)的 4 核
    發(fā)表于 07-12 17:26
    主站蜘蛛池模板: 玛曲县| 西吉县| 格尔木市| 吴忠市| 偃师市| 大厂| 津市市| 鄂伦春自治旗| 嘉义县| 博罗县| 库车县| 乐清市| 柳江县| 青铜峡市| 镇原县| 柳林县| 缙云县| 吴旗县| 玉屏| 阿拉善左旗| 长汀县| 祥云县| 海原县| 南充市| 南川市| 海口市| 自贡市| 石渠县| 乡城县| 陆丰市| 彭泽县| 浮梁县| 建阳市| 获嘉县| 阳谷县| 绩溪县| 岱山县| 沙河市| 晋州市| 山阳县| 西充县|