臺(tái)積電在近期舉行的技術(shù)研討會(huì)上宣布,其3納米工藝節(jié)點(diǎn)現(xiàn)已正式開(kāi)始運(yùn)營(yíng)。據(jù)悉,N3P節(jié)點(diǎn)有望在2024年下半年進(jìn)入批量生產(chǎn)階段。
在N3P上,公司利用之前的N3E工藝節(jié)點(diǎn)進(jìn)行優(yōu)化升級(jí),以提升整體能效及晶體管密度。據(jù)介紹,N3E工藝節(jié)點(diǎn)的良率已達(dá)到與5納米成熟工藝相當(dāng)?shù)乃健?/p>
值得一提的是,臺(tái)積電高層透露,N3P工藝目前已通過(guò)質(zhì)量驗(yàn)證,良品率已逼近N3E。由于N3P采用了光學(xué)微縮技術(shù),在IP模塊、設(shè)計(jì)規(guī)則、EDA工具等方面均與N3E保持高度兼容性,因此公司表示整個(gè)過(guò)渡過(guò)程十分順暢。
N3P的主要優(yōu)點(diǎn)在于其強(qiáng)大的增強(qiáng)規(guī)格。相較于N3E,芯片設(shè)計(jì)師可預(yù)期在同等功耗下性能提升約4%,或者在匹配時(shí)鐘下功耗降低約9%。此外,N3P還將晶體管密度提升了4%,這對(duì)包含邏輯、SRAM以及模擬元件在內(nèi)的典型芯片設(shè)計(jì)具有重要意義。
-
臺(tái)積電
+關(guān)注
關(guān)注
44文章
5746瀏覽量
169384 -
eda
+關(guān)注
關(guān)注
71文章
2910瀏覽量
177417 -
晶體管
+關(guān)注
關(guān)注
77文章
10007瀏覽量
141264
發(fā)布評(píng)論請(qǐng)先 登錄
性能殺手锏!臺(tái)積電3nm工藝迭代,新一代手機(jī)芯片交戰(zhàn)
力旺NeoFuse于臺(tái)積電N3P制程完成可靠度驗(yàn)證
西門(mén)子與臺(tái)積電合作推動(dòng)半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括臺(tái)積電N3P N3C A14技術(shù)
臺(tái)積電加大亞利桑那州廠投資,籌備量產(chǎn)3nm/2nm芯片
蘋(píng)果M5芯片量產(chǎn),采用臺(tái)積電N3P制程工藝
消息稱臺(tái)積電3nm、5nm和CoWoS工藝漲價(jià),即日起效!
臺(tái)積電2025年起調(diào)整工藝定價(jià)策略
臺(tái)積電2nm工藝將量產(chǎn),蘋(píng)果iPhone成首批受益者
臺(tái)積電產(chǎn)能爆棚:3nm與5nm工藝供不應(yīng)求
蘋(píng)果2025下半年將采用自研Wi-Fi 7芯片
AI芯片驅(qū)動(dòng)臺(tái)積電Q3財(cái)報(bào)亮眼!3nm和5nm營(yíng)收飆漲,毛利率高達(dá)57.8%

評(píng)論